片上动态可重构系统的研究与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第1章 绪论 | 第7-16页 |
·课题背景 | 第7-11页 |
·课题来源 | 第7页 |
·片上可重构系统的提出 | 第7-8页 |
·动态可重构系统概述 | 第8-10页 |
·通信结构对可重构系统的影响 | 第10-11页 |
·研究现状分析 | 第11-14页 |
·功能模块的动态可重构 | 第12-13页 |
·NoC通信结构的动态可重构 | 第13-14页 |
·论文主要研究内容 | 第14-15页 |
·论文结构 | 第15-16页 |
第2章 动态可重构技术原理 | 第16-24页 |
·FPGA动态可重构基本原理 | 第16-18页 |
·NoC结构给可重构系统带来的通信问题 | 第18-19页 |
·动态可重构控制系统 | 第19-23页 |
·重构控制系统模型及工作流程 | 第19-21页 |
·重构控制系统的各个组成模块 | 第21-23页 |
·动态可重构的设计技术 | 第23页 |
·本章小结 | 第23-24页 |
第3章 重构控制器的设计 | 第24-43页 |
·引言 | 第24-25页 |
·重构控制器的设计建模和内部结构 | 第25-28页 |
·各模块详细设计 | 第28-38页 |
·总线译码模块 | 第28-33页 |
·重构处理模块 | 第33-34页 |
·重构配置模块 | 第34-38页 |
·实验结果和分析 | 第38-41页 |
·综合结果 | 第38-39页 |
·吞吐率指标 | 第39-41页 |
·本章小结 | 第41-43页 |
第4章 重构区域划分研究 | 第43-50页 |
·引言 | 第43-44页 |
·重构区域划分的问题描述 | 第44-46页 |
·重构区域划分算法 | 第46-47页 |
·重构区域在FPGA上的布局 | 第47-49页 |
·一维重构方式的布局 | 第48页 |
·二维重构方式的布局 | 第48-49页 |
·本章小结 | 第49-50页 |
第5章 动态可重构系统设计和性能评估 | 第50-62页 |
·实验平台搭建 | 第50-51页 |
·系统的设计实现 | 第51-57页 |
·系统性能评估 | 第57-60页 |
·性能评估指标 | 第57-58页 |
·纵向评测 | 第58-59页 |
·横向评测 | 第59-60页 |
·本章小结 | 第60-62页 |
结论 | 第62-64页 |
参考文献 | 第64-71页 |
致谢 | 第71页 |