首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--数据处理、数据处理系统论文

集散控制系统数据采集模块设计

摘要第1-5页
ABSTRACT第5-9页
第1章 绪论第9-17页
   ·课题背景及研究的目的和意义第9-10页
   ·国内外DCS系统相关技术发展现状第10-16页
     ·DCS发展历程第10-12页
     ·国外DCS发展现状第12-13页
     ·国内DCS发展现状第13-15页
     ·DCS系统发展趋势第15-16页
   ·课题的研究内容第16-17页
第2章 系统总体方案设计第17-22页
   ·系统硬件结构的总体设计第17-20页
     ·下位机结构第17-19页
     ·上位机结构第19-20页
     ·高速串行接口第20页
   ·系统软件结构的总体设计第20-21页
     ·C8051F020 软件设计方案第20页
     ·高速串行接口逻辑设计方案第20-21页
   ·系统工作原理第21页
   ·本章小结第21-22页
第3章 系统硬件设计第22-39页
   ·C8051F020 单片机介绍第22-23页
   ·信号调理电路设计第23-28页
     ·0~5V模拟电压量输入第24页
     ·4~20mA模拟电流量输入第24-25页
     ·热电偶信号调理第25-28页
   ·开关量输入及输出电路第28-29页
     ·开关量输入电路设计第28-29页
     ·开关量输出电路设计第29页
   ·D/A转换电路第29-31页
     ·0~5V模拟电压量输出第29-30页
     ·4~20mA模拟电流量输出第30-31页
   ·C8051F020 的JTAG接口电路第31页
   ·高速串行接口硬件电路设计第31-36页
     ·EP1C3T100C8 介绍第32-33页
     ·FPGA配置电路第33-34页
     ·EP1C3T100 的I/O分配第34-35页
     ·RS-485 电气特性第35-36页
     ·高速串行接口光电隔离电路第36页
   ·液晶显示模块第36-38页
   ·本章小结第38-39页
第4章 系统软件设计第39-52页
   ·FPGA的逻辑设计第39-45页
     ·FPGA的逻辑设计流程第39-41页
     ·FIFO模块第41-42页
     ·位检测模块第42-43页
     ·接收器模块第43-44页
     ·发送器模块第44-45页
   ·C8051F020 初始化第45-47页
     ·时钟的初始化第45页
     ·端口的初始化第45-46页
     ·定时器的初始化第46页
     ·ADC0 的初始化第46-47页
   ·下位机软件第47-49页
     ·下位机主程序第47-48页
     ·A/D转换中断程序第48页
     ·外部中断服务程序第48-49页
   ·上位机软件第49-51页
     ·上位机主程序第49-50页
     ·液晶显示子程序第50-51页
   ·本章小结第51-52页
第5章 仿真、调试第52-56页
   ·高速串行接口仿真、调试第52-54页
     ·FPGA调试软件介绍第52-53页
     ·高速串行接口仿真第53-54页
   ·单片机调试第54-55页
   ·本章小结第55-56页
结论第56-57页
参考文献第57-60页
附录1 采集板硬件电路PCB第60-61页
附录2 显示板硬件电路PCB第61-62页
附录3 采集板实物图第62-63页
附录4 显示板实物图第63-65页
致谢第65页

论文共65页,点击 下载论文
上一篇:基于线阵CCD的物体表面形状检测技术研究
下一篇:传送带工件三维轮廓检测系统设计