集散控制系统数据采集模块设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第1章 绪论 | 第9-17页 |
| ·课题背景及研究的目的和意义 | 第9-10页 |
| ·国内外DCS系统相关技术发展现状 | 第10-16页 |
| ·DCS发展历程 | 第10-12页 |
| ·国外DCS发展现状 | 第12-13页 |
| ·国内DCS发展现状 | 第13-15页 |
| ·DCS系统发展趋势 | 第15-16页 |
| ·课题的研究内容 | 第16-17页 |
| 第2章 系统总体方案设计 | 第17-22页 |
| ·系统硬件结构的总体设计 | 第17-20页 |
| ·下位机结构 | 第17-19页 |
| ·上位机结构 | 第19-20页 |
| ·高速串行接口 | 第20页 |
| ·系统软件结构的总体设计 | 第20-21页 |
| ·C8051F020 软件设计方案 | 第20页 |
| ·高速串行接口逻辑设计方案 | 第20-21页 |
| ·系统工作原理 | 第21页 |
| ·本章小结 | 第21-22页 |
| 第3章 系统硬件设计 | 第22-39页 |
| ·C8051F020 单片机介绍 | 第22-23页 |
| ·信号调理电路设计 | 第23-28页 |
| ·0~5V模拟电压量输入 | 第24页 |
| ·4~20mA模拟电流量输入 | 第24-25页 |
| ·热电偶信号调理 | 第25-28页 |
| ·开关量输入及输出电路 | 第28-29页 |
| ·开关量输入电路设计 | 第28-29页 |
| ·开关量输出电路设计 | 第29页 |
| ·D/A转换电路 | 第29-31页 |
| ·0~5V模拟电压量输出 | 第29-30页 |
| ·4~20mA模拟电流量输出 | 第30-31页 |
| ·C8051F020 的JTAG接口电路 | 第31页 |
| ·高速串行接口硬件电路设计 | 第31-36页 |
| ·EP1C3T100C8 介绍 | 第32-33页 |
| ·FPGA配置电路 | 第33-34页 |
| ·EP1C3T100 的I/O分配 | 第34-35页 |
| ·RS-485 电气特性 | 第35-36页 |
| ·高速串行接口光电隔离电路 | 第36页 |
| ·液晶显示模块 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第4章 系统软件设计 | 第39-52页 |
| ·FPGA的逻辑设计 | 第39-45页 |
| ·FPGA的逻辑设计流程 | 第39-41页 |
| ·FIFO模块 | 第41-42页 |
| ·位检测模块 | 第42-43页 |
| ·接收器模块 | 第43-44页 |
| ·发送器模块 | 第44-45页 |
| ·C8051F020 初始化 | 第45-47页 |
| ·时钟的初始化 | 第45页 |
| ·端口的初始化 | 第45-46页 |
| ·定时器的初始化 | 第46页 |
| ·ADC0 的初始化 | 第46-47页 |
| ·下位机软件 | 第47-49页 |
| ·下位机主程序 | 第47-48页 |
| ·A/D转换中断程序 | 第48页 |
| ·外部中断服务程序 | 第48-49页 |
| ·上位机软件 | 第49-51页 |
| ·上位机主程序 | 第49-50页 |
| ·液晶显示子程序 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 第5章 仿真、调试 | 第52-56页 |
| ·高速串行接口仿真、调试 | 第52-54页 |
| ·FPGA调试软件介绍 | 第52-53页 |
| ·高速串行接口仿真 | 第53-54页 |
| ·单片机调试 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 结论 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 附录1 采集板硬件电路PCB | 第60-61页 |
| 附录2 显示板硬件电路PCB | 第61-62页 |
| 附录3 采集板实物图 | 第62-63页 |
| 附录4 显示板实物图 | 第63-65页 |
| 致谢 | 第65页 |