基于ARCA3处理器的GPS软件接收机研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第1章 绪论 | 第8-12页 |
| ·课题背景 | 第8-9页 |
| ·国内外发展现状 | 第9-11页 |
| ·本文的研究内容和结构 | 第11-12页 |
| 第2章 GPS 软件接收机概述 | 第12-24页 |
| ·引言 | 第12页 |
| ·GPS 软件接收机同步原理 | 第12-17页 |
| ·捕获 | 第13-14页 |
| ·跟踪 | 第14-17页 |
| ·SoC 片上系统 | 第17-23页 |
| ·总体介绍 | 第17页 |
| ·ARCA3 嵌入式微处理器 | 第17-18页 |
| ·AMBA 总线 | 第18-22页 |
| ·各种外设 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 BITWISE 相关器算法实现 | 第24-34页 |
| ·引言 | 第24页 |
| ·BITWISE 算法原理 | 第24-30页 |
| ·BITWISE 相关器在跟踪算法中的实现及结果 | 第30-32页 |
| ·本章小结 | 第32-34页 |
| 第4章 硬件平台的设计、仿真和FPGA 验证 | 第34-47页 |
| ·引言 | 第34-35页 |
| ·硬件平台设计 | 第35-39页 |
| ·基于ARCA3 的专用指令集处理器ASIP | 第36-37页 |
| ·GPS 中频数字信号采集模块 | 第37-39页 |
| ·硬件平台仿真 | 第39-42页 |
| ·验证模块和功能 | 第39-40页 |
| ·硬件平台的启动 | 第40-41页 |
| ·仿真内容和结果 | 第41-42页 |
| ·硬件平台在FPGA 开发板上的验证 | 第42-46页 |
| ·FPGA 开发板概述 | 第42-43页 |
| ·验证内容和结果 | 第43-46页 |
| ·本章小结 | 第46-47页 |
| 结论 | 第47-48页 |
| 参考文献 | 第48-53页 |
| 攻读硕士学位期间发表的学术论文 | 第53-55页 |
| 致谢 | 第55页 |