首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多CPU系统的中断机制

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-14页
   ·计算机体系发展现状第9-10页
   ·国内外现状及研究意义第10-12页
     ·多核应用现状第10-11页
     ·现实意义第11-12页
   ·本文主要内容及组织结构第12-14页
第二章 多处理器系统第14-20页
   ·多处理器系统综述第14-17页
     ·MPS 系统简介第14-16页
     ·三种MPS 的比较第16-17页
   ·多核系统架构第17-19页
     ·同构多核架构第17-18页
     ·异构多核架构第18-19页
   ·多CPU 系统的研究重点第19页
   ·本章小结第19-20页
第三章 LINUX 内核中断机制概述第20-35页
   ·单CPU 的中断概述第20-23页
     ·中断的定义第20-21页
     ·异常处理流程第21-22页
     ·中断处理流程第22-23页
   ·标准LINUX2.6 内核的中断机制第23-34页
     ·与硬件中断有关的数据结构第23-26页
     ·中断初始化第26-28页
     ·中断和异常的响应及处理第28-30页
     ·对上半部的处理第30-31页
     ·对下半部的处理第31-33页
     ·中断嵌套第33-34页
     ·中断与异常的区别第34页
   ·本章小结第34-35页
第四章 SMP 系统中断技术分析第35-51页
   ·SMP 系统和中断相关的设计第35-40页
     ·中断控制器第35-38页
     ·内核锁设计第38-40页
   ·SMP 的中断分派机制第40-41页
     ·中断请求在SMP 之间的分派第40页
     ·处理器间中断的分发第40-41页
   ·SMP 中的设备中断第41-48页
     ·中断在APIC 中的传送和分发第41-47页
     ·SMP 中断的软件实现第47-48页
   ·SMP 系统的内部中断第48-49页
     ·系统调用第48-49页
     ·异常处理第49页
   ·SMP 间的中断同步第49-50页
   ·本章小结第50-51页
第五章 SMP 系统的中断优化第51-64页
   ·制约LINUX 实时性的缺陷第51-52页
   ·中断优化途径第52-54页
     ·现有Linux 实时技术第52-54页
     ·排队自旋锁第54页
     ·Ingo’s 实时补丁第54页
   ·优化设计思想第54-59页
     ·中断线程化的由来第54-58页
     ·排队自旋锁第58-59页
   ·中断并行化设计思路第59-62页
   ·本章小结第62-64页
第六章 总结与展望第64-65页
   ·论文总结第64页
   ·进一步工作方向第64-65页
致谢第65-66页
参考文献第66-69页
攻读硕士学位期间取得的研究成果第69-70页

论文共70页,点击 下载论文
上一篇:存储阵列兼容性测试的研究
下一篇:基于DDR2的DSO大容量存储研究