基于FPGA的通用信号处理模块的设计与实现
摘要 | 第1-3页 |
Abstract | 第3-7页 |
第1章 绪论 | 第7-13页 |
·雷达信号处理技术的发展概况 | 第7-8页 |
·雷达信号处理的发展趋势 | 第8-9页 |
·雷达信号处理机的发展趋势 | 第8页 |
·雷达信号处理功能的进一步得到拓展 | 第8-9页 |
·可重构、可拓展的雷达信号处理机将得到迅速发展 | 第9页 |
·可编程逻辑器件的简介 | 第9-12页 |
·PAL/GAL | 第9-10页 |
·CPLD/FPGA | 第10页 |
·可编程逻辑器件的设计流程 | 第10-11页 |
·FPGA 在雷达信号处理中的应用 | 第11-12页 |
·本文的主要工作 | 第12-13页 |
第2章 雷达信号处理特点介绍 | 第13-30页 |
·脉冲压缩的原理及特点 | 第13-19页 |
·脉冲压缩简介 | 第13页 |
·脉冲压缩原理 | 第13-15页 |
·脉冲压缩工程实现方法 | 第15-17页 |
·脉冲压缩的加权处理 | 第17-19页 |
·雷达杂波抑制原理及特点(MTI/MTD) | 第19-25页 |
·动目标显示(MTI) | 第19-22页 |
·动目标检测(MTD) | 第22-25页 |
·恒虚警(CFAR)原理及特点 | 第25-29页 |
·恒虚警介绍 | 第25页 |
·恒虚警检测原理 | 第25-26页 |
·杂波恒虚警的实现方法 | 第26-29页 |
·本章小结 | 第29-30页 |
第3章 通用信号处理模块的系统设计和芯片选型 | 第30-40页 |
·通用信号处理模块的系统设计 | 第30-35页 |
·通用信号处理模块的设计思想来源 | 第30-31页 |
·以FPGA 为核心的设计构想 | 第31-32页 |
·FPGA 芯片的选择 | 第32-33页 |
·通用信号处理模块框图介绍 | 第33-35页 |
·通用信号处理模块芯片选型 | 第35-39页 |
·存储器的选择 | 第35-36页 |
·A/D 和D/A 的选择 | 第36页 |
·单片机的选择 | 第36-37页 |
·电源的选择 | 第37-39页 |
·模块其它芯片选择 | 第39页 |
·本章小结 | 第39-40页 |
第4章 通用信号处理模块的软硬件设计 | 第40-67页 |
·系统硬件设计 | 第40-53页 |
·FPGA 的硬件设计 | 第40-43页 |
·存储电路设计 | 第43-45页 |
·A/D 和D/A 转换电路设计 | 第45-47页 |
·单片机电路设计 | 第47-48页 |
·其它接口电路设计 | 第48-53页 |
·系统软件设计 | 第53-63页 |
·FLASH 的读写控制程序设计 | 第53-57页 |
·SDRAM 的读写控制程序设计 | 第57-63页 |
·通用信号处理模块PCB 的制作 | 第63-66页 |
·PCB 板层的选择 | 第63-64页 |
·PCB 布局考虑 | 第64-66页 |
·PCB 布线考虑 | 第66页 |
·本章小结 | 第66-67页 |
第5章 通用信号处理模块功能实现实例 | 第67-85页 |
·分布式算法 | 第67-71页 |
·分布式算法原理 | 第67-69页 |
·分割查找表的分布式算法 | 第69-70页 |
·分布式算法分类 | 第70-71页 |
·基于FPGA 的FIR 滤波器的实现 | 第71-79页 |
·4 阶FIR 滤波器的设计 | 第71-78页 |
·8 阶 FIR 和高阶 FIR 滤波器的设计 | 第78-79页 |
·64 阶脉冲压缩滤波器的设计实例 | 第79-84页 |
·匹配滤波器介绍 | 第79-80页 |
·64 阶数字脉冲压缩滤波器的实现方法 | 第80-84页 |
·本章小结 | 第84-85页 |
结束语 | 第85-86页 |
参考文献 | 第86-88页 |
致谢 | 第88-89页 |
详细摘要 | 第89-93页 |