一种显示器接口控制器的低功耗设计与评估
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-23页 |
1.1 低功耗设计的研究背景及意义 | 第15-18页 |
1.2 低功耗设计的研究现状 | 第18-20页 |
1.3 论文的主要工作 | 第20页 |
1.4 论文结构安排 | 第20-23页 |
第二章 功耗来源及低功耗设计研究 | 第23-35页 |
2.1 功耗来源 | 第23-27页 |
2.1.1 动态功耗 | 第24-25页 |
2.1.2 静态功耗 | 第25-26页 |
2.1.3 功耗与工艺的关系 | 第26-27页 |
2.2 降低数字集成电路功耗的设计方法 | 第27-29页 |
2.3 综合考虑 | 第29页 |
2.4 数字集成电路的低功耗优化技术 | 第29-33页 |
2.4.1 系统级低功耗设计 | 第30页 |
2.4.2 体系结构级低功耗设计 | 第30-31页 |
2.4.3 寄存器传输级低功耗设计 | 第31-32页 |
2.4.4 逻辑门级低功耗设计 | 第32页 |
2.4.5 版图级低功耗设计 | 第32页 |
2.4.6 电路级低功耗设计 | 第32-33页 |
2.5 本章小结 | 第33-35页 |
第三章 基于高质量时钟门控的低功耗设计 | 第35-53页 |
3.1 时钟门控原理 | 第36-39页 |
3.1.1 简单时钟门控电路 | 第36-37页 |
3.1.2 含锁存器的时钟门控电路 | 第37-38页 |
3.1.3 时钟门控对面积的优化 | 第38-39页 |
3.2 基于高质量时钟门控的RTL设计策略 | 第39-45页 |
3.2.2 提高时钟门控概率 | 第41-43页 |
3.2.3 降低数据翻转概率 | 第43-45页 |
3.3 基于高质量时钟门控的RTL设计优化 | 第45-51页 |
3.3.1 优化工具介绍 | 第46-47页 |
3.3.2 优化流程 | 第47-48页 |
3.3.3 优化方法 | 第48-51页 |
3.4 本章小结 | 第51-53页 |
第四章 功耗与时钟门控质量的分析及优化 | 第53-63页 |
4.1 功耗与时钟门控质量分析报告 | 第53-54页 |
4.2 基于高质量时钟门控的RTL设计优化 | 第54-60页 |
4.2.1 Prism | 第55-57页 |
4.2.2 ODC | 第57-58页 |
4.2.3 LNR | 第58-59页 |
4.2.4 LER | 第59-60页 |
4.3 优化结果报告 | 第60-61页 |
4.4 本章小结 | 第61-63页 |
第五章 总结与展望 | 第63-65页 |
参考文献 | 第65-69页 |
致谢 | 第69-71页 |
作者简介 | 第71-72页 |