多功能信号源的设计及FPGA实现
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
1 绪论 | 第7-11页 |
1.1 课题背景及研究意义 | 第7-8页 |
1.2 国内外研究现状 | 第8-9页 |
1.3 本文内容安排 | 第9-11页 |
2 多功能信号源系统 | 第11-29页 |
2.1 通用信号源调制方式实现原理 | 第11-23页 |
2.1.1 幅度调制(AM) | 第12-14页 |
2.1.2 频率调制(FM) | 第14-16页 |
2.1.3 二进制频移键控(2FSK) | 第16-17页 |
2.1.4 二进制相移键控(BPSK) | 第17-19页 |
2.1.5 正交相移键控(QPSK) | 第19-21页 |
2.1.6 扩展频谱技术 | 第21-23页 |
2.2 LINK11数据链 | 第23-28页 |
2.2.1 系统组成结构 | 第23-24页 |
2.2.2 调制技术 | 第24-25页 |
2.2.3 消息格式 | 第25-28页 |
2.3 本章小结 | 第28-29页 |
3 多功能信号源的关键技术 | 第29-39页 |
3.1 直接序列频率合成器(DDS)技术 | 第29-33页 |
3.1.1 DDS组成结构 | 第29-31页 |
3.1.2 CORDIC算法 | 第31-33页 |
3.2 成形滤波器 | 第33-34页 |
3.3 π/4-DQPSK调制原理 | 第34-38页 |
3.4 本章小结 | 第38-39页 |
4 多功能信号源系统的FPGA设计 | 第39-67页 |
4.1 项目总体方案要求 | 第39-40页 |
4.2 通用信号源关键模块的FPGA实现 | 第40-46页 |
4.2.1 时钟模块 | 第40-41页 |
4.2.2 DDS模块 | 第41-42页 |
4.2.3 伪随机序列产生模块 | 第42-43页 |
4.2.4 成形滤波器模块 | 第43-45页 |
4.2.5 频率步进模块 | 第45-46页 |
4.3 通用信号源的数字化实现 | 第46-52页 |
4.4 LINK11数据链的数字化实现 | 第52-66页 |
4.4.1 汉明编码 | 第53-55页 |
4.4.2 帧成形模块 | 第55-59页 |
4.4.3 单音π/4-DQPSK/QPSK调制 | 第59-64页 |
4.4.4 多音合并 | 第64-65页 |
4.4.5 Link11功率平衡 | 第65-66页 |
4.5 本章小结 | 第66-67页 |
5 系统硬件设计及调试 | 第67-101页 |
5.1 项目总体指标要求 | 第67-68页 |
5.2 硬件设计 | 第68-73页 |
5.2.1 FPGA主芯片 | 第68-69页 |
5.2.2 数字正交上变频芯片AD9957 | 第69-72页 |
5.2.3 与上位机通信模块 | 第72-73页 |
5.2.4 硬件原理图 | 第73页 |
5.3 软硬件联合调试 | 第73-98页 |
5.3.1 上位机控制字设置 | 第75-77页 |
5.3.2 通用信号源测试结果 | 第77-95页 |
5.3.3 Link11数据链测试结果 | 第95-98页 |
5.3.4 输出中频速率测试结果 | 第98页 |
5.4 本章总结 | 第98-101页 |
6 总结与展望 | 第101-103页 |
致谢 | 第103-105页 |
参考文献 | 第105-107页 |
附录 | 第107页 |
A.作者在攻读学位期间参加的科研项目 | 第107页 |
B.作者在攻读学位期间得奖情况 | 第107页 |