信号处理中矩阵运算的FPGA实现技术
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景 | 第10页 |
1.2 研究现状 | 第10-12页 |
1.3 本文主要内容 | 第12-14页 |
第二章 复矩阵特征值分解的FPGA实现 | 第14-47页 |
2.1 引言 | 第14页 |
2.2 基本原理 | 第14-18页 |
2.3 总体实现方案 | 第18-24页 |
2.3.1 方案论证 | 第18-21页 |
2.3.2 总体结构 | 第21-24页 |
2.4 控制单元 | 第24-26页 |
2.5 特征值计算 | 第26-37页 |
2.5.1 结构框图 | 第26-27页 |
2.5.2 地址译码模块 | 第27-28页 |
2.5.3 存储模块 | 第28-29页 |
2.5.4 Jacobi运算模块 | 第29-34页 |
2.5.5 数据准备模块 | 第34-35页 |
2.5.6 数据回写模块 | 第35-36页 |
2.5.7 大小检查模块 | 第36-37页 |
2.6 特征向量计算 | 第37-39页 |
2.6.1 结构框图 | 第37-38页 |
2.6.2 存储模块 | 第38页 |
2.6.3 数据回写模块 | 第38-39页 |
2.7 性能分析 | 第39-45页 |
2.7.1 计算精度 | 第39-43页 |
2.7.2 资源消耗 | 第43-44页 |
2.7.3 计算速度 | 第44页 |
2.7.4 对比分析 | 第44-45页 |
2.8 结语 | 第45-47页 |
第三章 复矩阵QR分解的FPGA实现 | 第47-65页 |
3.1 引言 | 第47页 |
3.2 Givens求解QR分解 | 第47-48页 |
3.3 传统Systolic阵列 | 第48-50页 |
3.4 改进Systolic阵列 | 第50-54页 |
3.5 基本处理单元 | 第54-61页 |
3.5.1 Cordic模块 | 第54-57页 |
3.5.2 主脉动阵列单元 | 第57-60页 |
3.5.3 从脉动阵列单元 | 第60-61页 |
3.6 性能分析 | 第61-64页 |
3.7 结语 | 第64-65页 |
第四章 复矩阵求逆运算的FPGA实现 | 第65-73页 |
4.1 引言 | 第65页 |
4.2 改进Gauss-Jordan消元法 | 第65-67页 |
4.3 实现结构 | 第67-69页 |
4.4 性能分析 | 第69-72页 |
4.4.1 计算精度 | 第69-70页 |
4.4.2 资源消耗 | 第70-71页 |
4.4.3 计算速度 | 第71页 |
4.4.4 对比分析 | 第71-72页 |
4.5 结语 | 第72-73页 |
第五章 MUSIC算法的FPGA实现 | 第73-102页 |
5.1 引言 | 第73页 |
5.2 基本原理 | 第73-76页 |
5.2.1 任意阵列接收信号模型 | 第73-74页 |
5.2.2 MUSIC算法 | 第74-76页 |
5.3 总体实现结构 | 第76-77页 |
5.4 信号源个数估计 | 第77-80页 |
5.5 来波方向估计 | 第80-88页 |
5.5.1 并行估计方法 | 第80-83页 |
5.5.2 硬件结构 | 第83-84页 |
5.5.3 伪谱计算模块 | 第84-86页 |
5.5.4 谱峰搜索模块 | 第86-88页 |
5.6 测试分析 | 第88-100页 |
5.7 结语 | 第100-102页 |
第六章 总结展望 | 第102-105页 |
6.1 总结 | 第102-103页 |
6.2 展望 | 第103-105页 |
致谢 | 第105-106页 |
参考文献 | 第106-110页 |
攻硕期间的研究成果 | 第110页 |