新体制雷达信号侦收算法研究及FPGA快速实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究的背景与意义 | 第10页 |
1.2 国内外研究现状 | 第10-12页 |
1.2.1 测向体制研究现状 | 第10-11页 |
1.2.2 侦察系统研究现状 | 第11-12页 |
1.3 本文主要内容和结构安排 | 第12-14页 |
第二章 相关干涉仪系统框架及侦收理论 | 第14-25页 |
2.1 概述 | 第14页 |
2.2 相关干涉仪体制系统框架 | 第14-18页 |
2.2.1 天线开关切换模式 | 第14-15页 |
2.2.2 数字侦察单元 | 第15-18页 |
2.3 数据率转换理论基础 | 第18-21页 |
2.3.1 均匀数字滤波器组理论基础 | 第18-20页 |
2.3.2 数字引导式滤波抽取 | 第20-21页 |
2.4 CORDIC算法 | 第21-24页 |
2.4.1 CORDIC算法原理 | 第21-23页 |
2.4.2 CORDIC算法应用 | 第23-24页 |
2.5 小结 | 第24-25页 |
第三章 相关干涉仪侦收系统关键技术研究 | 第25-53页 |
3.1 概述 | 第25页 |
3.2 数据率转换的高效实现与仿真 | 第25-30页 |
3.2.1 数据率转换的高效实现 | 第25-28页 |
3.2.2 数据率转换仿真 | 第28-30页 |
3.3 雷达信号检测技术 | 第30-44页 |
3.3.1 门限检测基础 | 第30-34页 |
3.3.2 时域自相关检测算法 | 第34-37页 |
3.3.3 自适应门限检测 | 第37-44页 |
3.4 雷达信号脉内信息获取技术 | 第44-52页 |
3.4.1 时域参数获取 | 第44-45页 |
3.4.2 频域参数获取 | 第45-51页 |
3.4.3 通道信息获取 | 第51-52页 |
3.5 小结 | 第52-53页 |
第四章 相关干涉仪侦收系统FPGA快速实现 | 第53-70页 |
4.1 概述 | 第53页 |
4.2 宽带被动式侦收系统硬件平台 | 第53-54页 |
4.2.1 系统硬件架构 | 第53-54页 |
4.2.2 整机通信框架 | 第54页 |
4.3 系统工作模式 | 第54-57页 |
4.4 软件设计与测试 | 第57-67页 |
4.4.3 ADC驱动设计及测试 | 第58-63页 |
4.4.4 数据率转换模块的设计及测试 | 第63-67页 |
4.5 系统联机测试 | 第67-69页 |
4.5.1 整机测试平台 | 第67-68页 |
4.5.2 整机测试结果 | 第68-69页 |
4.6 小结 | 第69-70页 |
第五章 总结与展望 | 第70-72页 |
5.1 本文总结 | 第70页 |
5.2 未来展望 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
攻硕期间取得的研究成果 | 第76页 |