首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

高可靠性自修复技术在众核架构下的实现与优化

摘要第5-6页
ABSTRACT第6-7页
目录第8-11页
图录第11-13页
表录第13-14页
第一章 绪论第14-20页
    1.1 课题研究背景第14-15页
    1.2 片上网络基本结构第15-16页
    1.3 容错策略研究现状第16-17页
        1.3.1 静态容错法第16-17页
        1.3.2 动态容错法第17页
        1.3.3 混合容错第17页
    1.4 论文研究内容及意义第17-18页
    1.5 论文组织结构第18-20页
第二章 片上网络拓扑结构及可靠性研究第20-40页
    2.1 片上网络拓扑结构第20-26页
        2.1.1 规则拓扑结构第20-25页
        2.1.2 非规则网络拓扑结构第25-26页
    2.2 错误分类第26-27页
    2.3 典型容错策略第27-39页
        2.3.1 典型静态容错策略第28-35页
        2.3.2 典型动态容错策略第35-39页
    2.4 本章小结第39-40页
第三章 片上网络自修复方案第40-52页
    3.1 方案流程第40-41页
    3.2 程序设计第41-45页
        3.2.1 运算流图到片上网络映射及布线第41-44页
        3.2.2 初始方案选择及自修复方案选择第44-45页
    3.3 方案评估第45-51页
        3.3.1 有效性第45-47页
        3.3.2 运行效率第47-48页
        3.3.3 修复方案修复后时延改善第48-50页
        3.3.4 修复能力第50-51页
    3.4 本章小结第51-52页
第四章 片上网络容错硬件设计与验证第52-68页
    4.1 硬件结构第52-54页
    4.2 模块设计第54-60页
        4.2.1 路由节点模块第54-55页
        4.2.2 错误注入模块第55-56页
        4.2.3 错误监控模块第56-59页
        4.2.4 修复控制模块第59-60页
        4.2.5 存储模块第60页
    4.3 仿真及结果第60-67页
        4.3.1 仿真任务第60-62页
        4.3.2 仿真结果第62-66页
        4.3.3 结果讨论第66-67页
    4.4 本章小结第67-68页
第五章 基于路由重构片上网络可靠性加固第68-87页
    5.1 总系统结构图第68-69页
    5.2 col-spare 和 quad-spare 结构第69-72页
    5.3 quad-col-spare 结构设计第72-77页
    5.4 结构重构方法第77-82页
    5.5 容错性能对比及分析第82-86页
        5.5.1 可靠度(reliability)分析第82-84页
        5.5.2 平均故障前时间(MTTF)分析第84-85页
        5.5.3 面积比较第85-86页
    5.6 本章小结第86-87页
第六章 结束语第87-89页
    6.1 主要工作与创新点第87页
    6.2 后续研究工作第87-89页
参考文献第89-93页
致谢第93-94页
攻读硕士学位期间已发表或录用的论文第94页

论文共94页,点击 下载论文
上一篇:具有特殊性质的代理重签名的研究与应用
下一篇:吴蕴瑞与蔡元培体育思想之对比研究