摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
目录 | 第8-11页 |
图录 | 第11-13页 |
表录 | 第13-14页 |
第一章 绪论 | 第14-20页 |
1.1 课题研究背景 | 第14-15页 |
1.2 片上网络基本结构 | 第15-16页 |
1.3 容错策略研究现状 | 第16-17页 |
1.3.1 静态容错法 | 第16-17页 |
1.3.2 动态容错法 | 第17页 |
1.3.3 混合容错 | 第17页 |
1.4 论文研究内容及意义 | 第17-18页 |
1.5 论文组织结构 | 第18-20页 |
第二章 片上网络拓扑结构及可靠性研究 | 第20-40页 |
2.1 片上网络拓扑结构 | 第20-26页 |
2.1.1 规则拓扑结构 | 第20-25页 |
2.1.2 非规则网络拓扑结构 | 第25-26页 |
2.2 错误分类 | 第26-27页 |
2.3 典型容错策略 | 第27-39页 |
2.3.1 典型静态容错策略 | 第28-35页 |
2.3.2 典型动态容错策略 | 第35-39页 |
2.4 本章小结 | 第39-40页 |
第三章 片上网络自修复方案 | 第40-52页 |
3.1 方案流程 | 第40-41页 |
3.2 程序设计 | 第41-45页 |
3.2.1 运算流图到片上网络映射及布线 | 第41-44页 |
3.2.2 初始方案选择及自修复方案选择 | 第44-45页 |
3.3 方案评估 | 第45-51页 |
3.3.1 有效性 | 第45-47页 |
3.3.2 运行效率 | 第47-48页 |
3.3.3 修复方案修复后时延改善 | 第48-50页 |
3.3.4 修复能力 | 第50-51页 |
3.4 本章小结 | 第51-52页 |
第四章 片上网络容错硬件设计与验证 | 第52-68页 |
4.1 硬件结构 | 第52-54页 |
4.2 模块设计 | 第54-60页 |
4.2.1 路由节点模块 | 第54-55页 |
4.2.2 错误注入模块 | 第55-56页 |
4.2.3 错误监控模块 | 第56-59页 |
4.2.4 修复控制模块 | 第59-60页 |
4.2.5 存储模块 | 第60页 |
4.3 仿真及结果 | 第60-67页 |
4.3.1 仿真任务 | 第60-62页 |
4.3.2 仿真结果 | 第62-66页 |
4.3.3 结果讨论 | 第66-67页 |
4.4 本章小结 | 第67-68页 |
第五章 基于路由重构片上网络可靠性加固 | 第68-87页 |
5.1 总系统结构图 | 第68-69页 |
5.2 col-spare 和 quad-spare 结构 | 第69-72页 |
5.3 quad-col-spare 结构设计 | 第72-77页 |
5.4 结构重构方法 | 第77-82页 |
5.5 容错性能对比及分析 | 第82-86页 |
5.5.1 可靠度(reliability)分析 | 第82-84页 |
5.5.2 平均故障前时间(MTTF)分析 | 第84-85页 |
5.5.3 面积比较 | 第85-86页 |
5.6 本章小结 | 第86-87页 |
第六章 结束语 | 第87-89页 |
6.1 主要工作与创新点 | 第87页 |
6.2 后续研究工作 | 第87-89页 |
参考文献 | 第89-93页 |
致谢 | 第93-94页 |
攻读硕士学位期间已发表或录用的论文 | 第94页 |