CMV4000老练电路设计
致谢 | 第3-4页 |
摘要 | 第4-5页 |
Abstract | 第5页 |
1 引言 | 第9-11页 |
1.1 课题研究的目的和意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 主要工作与章节安排 | 第10-11页 |
2 老练理论与方案设计 | 第11-19页 |
2.1 老练的理论基础 | 第11-13页 |
2.1.1 集成电路失效原因 | 第11页 |
2.1.2 阿伦尼斯模型与加速因子 | 第11-12页 |
2.1.3 浴盆曲线 | 第12-13页 |
2.1.4 老练的分类 | 第13页 |
2.2 老练平台结构 | 第13-15页 |
2.3 传输方式的选择 | 第15-16页 |
2.4 FPGA的选型 | 第16-17页 |
2.5 DSP的选型 | 第17-18页 |
2.6 小结 | 第18-19页 |
3 硬件电路设计 | 第19-46页 |
3.1 传感器探头电路设计 | 第19-21页 |
3.2 电源设计 | 第21-25页 |
3.2.1 FPGA电源设计 | 第21-23页 |
3.2.2 传感器的电源设计 | 第23-24页 |
3.2.3 DSP电源设计 | 第24-25页 |
3.3 FPGA外围电路设计 | 第25-30页 |
3.3.1 FPGA的Bank | 第25-26页 |
3.3.2 传感器与FPGA的连接 | 第26-27页 |
3.3.3 配置与JTAG电路 | 第27-29页 |
3.3.4 FPGA时钟 | 第29-30页 |
3.4 Camera Link接口电路 | 第30-33页 |
3.5 DSP外围电路设计 | 第33-39页 |
3.5.1 DSP时钟电路 | 第33页 |
3.5.2 DSP复位电路 | 第33-34页 |
3.5.3 DSP的启动选择 | 第34-36页 |
3.5.4 电流监控电路 | 第36-37页 |
3.5.5 串口电路 | 第37-38页 |
3.5.6 DSP的JTAG接口电路 | 第38-39页 |
3.6 PCB设计 | 第39-44页 |
3.6.1 叠层设计 | 第39-40页 |
3.6.2 布局 | 第40-41页 |
3.6.3 布线 | 第41-44页 |
3.7 小结 | 第44-46页 |
4 程序设计 | 第46-64页 |
4.1 CMV4000的操作 | 第46-48页 |
4.1.1 时钟输入 | 第46页 |
4.1.2 启动时序 | 第46-47页 |
4.1.3 复位时序 | 第47页 |
4.1.4 SPI编程 | 第47-48页 |
4.1.5 曝光与帧请求操作 | 第48页 |
4.2 CMV4000的输出 | 第48-51页 |
4.3 逻辑设计 | 第51-61页 |
4.3.1 逻辑设计概略 | 第51-52页 |
4.3.2 时钟模块 | 第52-53页 |
4.3.3 时序控制模块 | 第53-55页 |
4.3.4 SPI_MASTER模块 | 第55页 |
4.3.5 位对准模块 | 第55-57页 |
4.3.6 串并转换 | 第57-59页 |
4.3.7 图像拼接与发送 | 第59-60页 |
4.3.8 关键字接收模块 | 第60-61页 |
4.4 DSP程序设计 | 第61-62页 |
4.5 本章小结 | 第62-64页 |
5 老练电路调试与试验 | 第64-76页 |
5.1 调试与试验条件 | 第64页 |
5.2 平台调试 | 第64-65页 |
5.3 使用ChipScope调试单路通道 | 第65-68页 |
5.4 串口与SPI总线调试 | 第68-70页 |
5.5 通道切换与参数调试 | 第70-74页 |
5.6 高温老练试验 | 第74-75页 |
5.7 小结 | 第75-76页 |
6 总结与展望 | 第76-77页 |
6.1 总结 | 第76页 |
6.2 展望 | 第76-77页 |
参考文献 | 第77-80页 |
作者简介及在学期间发表的学术论文与研究成果 | 第80页 |