基于FPGA的船舶航行记录仪语音压缩系统的设计与实现
摘要 | 第5-7页 |
abstract | 第7-8页 |
第1章 绪论 | 第11-21页 |
1.1 课题研究背景及意义 | 第11-12页 |
1.2 船用航行记录仪语音压缩系统发展现状 | 第12-18页 |
1.2.1 国内船载航行数据记录发展状况 | 第13-14页 |
1.2.2 国外船载航行数据记录发展状况 | 第14页 |
1.2.3 语音压缩编码算法发展状况与综述 | 第14-18页 |
1.3 本文的研究内容及章节安排 | 第18-21页 |
1.3.1 本文的主要研究内容 | 第18-19页 |
1.3.2 本文的章节安排 | 第19-21页 |
第2章 系统需求分析和总体设计 | 第21-41页 |
2.1 核心开发板以及外设模块的选择 | 第24-28页 |
2.1.1 核心开发板的选择 | 第24-25页 |
2.1.2 麦克风放大器 | 第25-26页 |
2.1.3 ADC模块 | 第26-27页 |
2.1.4 传输模块 | 第27-28页 |
2.2 语音压缩算法的选择 | 第28页 |
2.3 MPEG-1 layer Ⅱ编码算法流程 | 第28-40页 |
2.3.1 子带滤波器组 | 第30-32页 |
2.3.2 心理声学模型 | 第32-37页 |
2.3.3 比例因子的计算 | 第37页 |
2.3.4 比例因子的编码 | 第37-38页 |
2.3.5 比例因子选择信息的编码 | 第38页 |
2.3.6 比特分配 | 第38-39页 |
2.3.7 自带样本的量化和编码 | 第39-40页 |
2.3.8 组帧 | 第40页 |
2.4 本章小结 | 第40-41页 |
第3章 语音信号的采集和编码的FPGA实现 | 第41-59页 |
3.1 语音信号采集放大和量化传输的FPGA实现 | 第41-44页 |
3.2 layer Ⅱ编码算法FPGA实现 | 第44-57页 |
3.2.1 子带滤波器组的设计 | 第44-51页 |
3.2.2 对数函数的Verilog实现 | 第51-56页 |
3.2.3 最终编码实现展示 | 第56-57页 |
3.3 本章小结 | 第57-59页 |
第4章 编码后数据的传输与存储 | 第59-71页 |
4.1 数据传输功能的实现 | 第59-67页 |
4.1.1 CH372模块工作原理 | 第59-61页 |
4.1.2 CH372模块通讯的FPGA实现 | 第61-67页 |
4.2 多路数据传输时的处理方案 | 第67-68页 |
4.3 主机端的存储与回放 | 第68-69页 |
4.4 本章小结 | 第69-71页 |
第5章 总结与展望 | 第71-73页 |
5.1 总结 | 第71页 |
5.2 展望 | 第71-73页 |
参考文献 | 第73-77页 |
致谢 | 第77-79页 |
作者简介 | 第79页 |