| 论文摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 引言 | 第8-10页 |
| 1 绪论 | 第10-14页 |
| ·低功耗设计的研究背景与意义 | 第10-12页 |
| ·标准单元电路设计和RM逻辑的重要性 | 第12-13页 |
| ·本文框架 | 第13-14页 |
| 2 功耗分析与低功耗电路设计 | 第14-23页 |
| ·功耗的组成与分析 | 第14-17页 |
| ·静态功耗 | 第14-16页 |
| ·动态功耗 | 第16-17页 |
| ·低功耗设计方法与策略 | 第17-21页 |
| ·低功耗电路设计流程 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 3 经典的基本逻辑门电路 | 第23-38页 |
| ·AND/NAND门电路 | 第23-28页 |
| ·互补静态CMOS结构 | 第23-24页 |
| ·有比逻辑结构 | 第24-25页 |
| ·DCVSL结构 | 第25-26页 |
| ·传输管逻辑结构 | 第26-27页 |
| ·动态CMOS逻辑结构 | 第27-28页 |
| ·OR/NOR门电路 | 第28-29页 |
| ·XOR/XNOR门电路 | 第29-36页 |
| ·静态CMOS逻辑结构 | 第29-31页 |
| ·传输管逻辑结构 | 第31-32页 |
| ·双传输管逻辑结构 | 第32-33页 |
| ·基于反相器的逻辑结构 | 第33页 |
| ·基于传输门的逻辑结构 | 第33-34页 |
| ·基于混合逻辑的结构 | 第34-35页 |
| ·基于反馈管的逻辑结构 | 第35-36页 |
| ·本章小结 | 第36-38页 |
| 4 低功耗三输入AND/XOR门的设计 | 第38-47页 |
| ·现有的电路结构 | 第38-40页 |
| ·建议的电路结构 | 第40-41页 |
| ·仿真结果分析与比较 | 第41-45页 |
| ·本章小结 | 第45-47页 |
| 5 低功耗三输入OR/XNOR门的设计 | 第47-55页 |
| ·现有的电路结构 | 第47-49页 |
| ·建议的电路结构 | 第49-51页 |
| ·仿真结果分析与比较 | 第51-54页 |
| ·本章小结 | 第54-55页 |
| 6 低功耗互补静态CMOS AND/XOR门电路的设计 | 第55-61页 |
| ·现有的电路结构 | 第55-56页 |
| ·建议的电路结构 | 第56-57页 |
| ·仿真结果分析与比较 | 第57-60页 |
| ·本章小结 | 第60-61页 |
| 7 低功耗互补静态CMOS OR/XNOR门电路的设计 | 第61-66页 |
| ·现有的电路结构 | 第61-62页 |
| ·建议的电路结构 | 第62-63页 |
| ·仿真结果分析与比较 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 8 总结与展望 | 第66-68页 |
| ·主要工作 | 第66页 |
| ·工作展望 | 第66-68页 |
| 参考文献 | 第68-72页 |
| 在学研究成果 | 第72-73页 |
| 致谢 | 第73页 |