高性能X-DSP指令流水线部件设计实现与软硬件协同验证
摘要 | 第1-11页 |
Abstract | 第11-12页 |
第一章 绪论 | 第12-21页 |
·课题背景及意义 | 第12-14页 |
·研究背景 | 第12-14页 |
·课题意义 | 第14页 |
·流水线技术研究 | 第14-19页 |
·流水线综述 | 第14-17页 |
·流水线的优化技术 | 第17-19页 |
·本文的主要内容 | 第19-20页 |
·文章的组织结构 | 第20-21页 |
第二章 X-DSP处理器体系结构分析 | 第21-30页 |
·X-DSP单核Matrix 2 体系结构 | 第21-23页 |
·X-DSP指令集 | 第23-25页 |
·X-DSP指令基本格式 | 第23-24页 |
·执行包与取指包结构分析 | 第24-25页 |
·X-DSP指令流水线 | 第25-28页 |
·指令流水线部件设计的需求分析 | 第28-29页 |
·本章小结 | 第29-30页 |
第三章 指令派发部件的设计实现与功能验证 | 第30-49页 |
·指令派发部件概要分析 | 第30-33页 |
·指令派发功能概述 | 第30-31页 |
·与派发相关的指令域分析 | 第31-33页 |
·指令派发部件总体设计 | 第33-41页 |
·总体设计结构 | 第33-34页 |
·指令派发窗的形成机制 | 第34-37页 |
·候选指令的选择策略 | 第37页 |
·指令并行发射的结构分析 | 第37-39页 |
·指令派发的最终判定 | 第39-41页 |
·指令派发部件对仿真调试的支持 | 第41-43页 |
·支持ET读访问 | 第41页 |
·支持ET写访问 | 第41-43页 |
·软件断点的检测机制 | 第43页 |
·功能验证与覆盖率分析 | 第43-47页 |
·功能验证点 | 第43-44页 |
·验证结果与分析 | 第44-47页 |
·覆盖率分析 | 第47页 |
·逻辑综合 | 第47-48页 |
·本章小结 | 第48-49页 |
第四章 指令流控部件的设计实现与功能验证 | 第49-59页 |
·指令流控部件概要分析 | 第49-52页 |
·指令流控功能概述 | 第49-50页 |
·分支指令编码 | 第50-52页 |
·指令流控部件总体设计 | 第52-54页 |
·总体设计结构 | 第52页 |
·X-DSP的分支延迟槽 | 第52-54页 |
·对仿真调试的支持 | 第54-55页 |
·功能验证与覆盖率分析 | 第55-58页 |
·功能验证点 | 第55-56页 |
·验证结果与分析 | 第56-57页 |
·覆盖率分析 | 第57-58页 |
·逻辑综合 | 第58页 |
·本章小结 | 第58-59页 |
第五章 软硬件协同验证模型的设计与实现 | 第59-71页 |
·传统系统级验证模型分析 | 第59-61页 |
·基于JTAG的仿真调试方案 | 第59-60页 |
·FPGA原型验证原理分析 | 第60-61页 |
·新型系统级验证模型的设计基础 | 第61-63页 |
·新型系统级验证模型的需求分析 | 第61-62页 |
·新型系统级验证模型的结构原理 | 第62-63页 |
·PLI接.技术简述 | 第63页 |
·软硬件协同验证的总体设计 | 第63-67页 |
·总体设计结构 | 第63-65页 |
·工作原理 | 第65-66页 |
·数据共享机制 | 第66-67页 |
·流水线功能的验证实践 | 第67-70页 |
·流水线控制功能 | 第67-68页 |
·读写寄存器功能 | 第68-69页 |
·性能统计功能 | 第69页 |
·软件断点的设置与取消 | 第69-70页 |
·本章小结 | 第70-71页 |
第六章 结束语 | 第71-73页 |
·本文总结 | 第71-72页 |
·工作展望 | 第72-73页 |
致谢 | 第73-75页 |
参考文献 | 第75-79页 |
作者在学期间取得的学术成果 | 第79页 |