| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究背景和意义 | 第7-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·论文研究方法和章节安排 | 第11-13页 |
| 第二章 DAC基本原理和结构介绍 | 第13-24页 |
| ·DAC的基本原理 | 第13-14页 |
| ·数模转换器的基本结构 | 第14-19页 |
| ·电压按比例缩放型DAC | 第15页 |
| ·电荷按比例缩放型DAC | 第15-16页 |
| ·电流按比例缩放型DAC | 第16-18页 |
| ·结构的比较 | 第18-19页 |
| ·电流舵型DAC结构分类 | 第19-24页 |
| ·二进制码电流舵DAC | 第19页 |
| ·温度计码电流舵型DAC | 第19-20页 |
| ·分段式电流舵型DAC | 第20-24页 |
| 第三章 影响DAC性能的因素分析 | 第24-34页 |
| ·电流源失配 | 第24-28页 |
| ·单个MOS管的匹配误差分析 | 第24-25页 |
| ·电流源失配对SFDR的影响 | 第25-28页 |
| ·开关阵列分析 | 第28-30页 |
| ·开关导通电阻 | 第28页 |
| ·开关切换速率 | 第28-29页 |
| ·时钟馈通 | 第29页 |
| ·开关切换问题 | 第29-30页 |
| ·过冲毛刺问题分析 | 第30-34页 |
| 第四章 基于Verilog-A 14位电流舵DAC建模 | 第34-43页 |
| ·电流舵型DAC的模块介绍 | 第34-35页 |
| ·Verilog-A基本知识 | 第35-36页 |
| ·建模中重要模块的介绍 | 第36-43页 |
| ·译码电路 | 第36-38页 |
| ·逻辑选通电路 | 第38-40页 |
| ·限幅和端口转换模块 | 第40-41页 |
| ·开关阵列 | 第41-42页 |
| ·电流源阵列仿真 | 第42-43页 |
| 第五章 数字自补偿 | 第43-49页 |
| ·改善电流源匹配误差方法简介 | 第43-44页 |
| ·数字自补偿原理介绍 | 第44-49页 |
| ·随机切换温度计码原理 | 第44-46页 |
| ·随机切换温度计码技术改进 | 第46-49页 |
| 第六章 整体仿真结果 | 第49-54页 |
| ·基于Verilog-A 14位200MHz电流舵型DAC仿真 | 第49-51页 |
| ·对数字自补偿算法进行验证分析 | 第51-53页 |
| ·本章总结 | 第53-54页 |
| 结论 | 第54-56页 |
| 参考文献 | 第56-61页 |
| 申请学位期间的研究成果级发表的学术论文 | 第61-62页 |
| 致谢 | 第62页 |