基于AMBA总线的DMA模块的设计与验证
摘要 | 第1-6页 |
Abstract | 第6-7页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-15页 |
·论文选题背景与研究现状 | 第9-10页 |
·SOC 技术简介 | 第10-11页 |
·SOC 系统特点 | 第10页 |
·SOC 系统基本结构 | 第10-11页 |
·我国 SOC 技术面临的机遇与挑战 | 第11页 |
·DMA 技术简介 | 第11-12页 |
·DMA 基本概念 | 第11-12页 |
·DMA 工作原理 | 第12页 |
·课题来源及研究意义 | 第12-13页 |
·论文主要工作及组织结构 | 第13-15页 |
第二章 常用片上系统总线标准 | 第15-25页 |
·WISHBONE 总线标准 | 第15-16页 |
·CoreConect 总线标准 | 第16页 |
·AVALON 总线标准 | 第16页 |
·AMBA 总线标准 | 第16-24页 |
·AMBA 总线信号 | 第17-18页 |
·AHB 总线架构 | 第18-22页 |
·APB 总线架构 | 第22-24页 |
·本章小结 | 第24-25页 |
第三章 DMAIP 核的总体设计方案及结构功能 | 第25-37页 |
·DMA 模块的功能结构 | 第25-29页 |
·DMA 模块的功能特点 | 第26-27页 |
·DMA 模块结构 | 第27-29页 |
·DMA 传输特点 | 第29-31页 |
·DMA 的通道地址运算 | 第29页 |
·错误处理 | 第29页 |
·触发与优先级 | 第29-30页 |
·DMA 操作 | 第30-31页 |
·DMA 功能寄存器组 | 第31-36页 |
·本章小结 | 第36-37页 |
第四章 DMA 子模块的设计与仿真 | 第37-53页 |
·dma_control 模块 | 第39-44页 |
·dma_control 概述 | 第39页 |
·dma_control 核心状态机设计 | 第39-43页 |
·dma_control 控制逻辑设计 | 第43-44页 |
·apb_bus 模块设计 | 第44-45页 |
·apb_bus 模块概述 | 第44页 |
·apb_bus 模块逻辑设计 | 第44-45页 |
·address_reg 模块设计 | 第45-46页 |
·data_buffer 模块设计 | 第46-49页 |
·data_buffer 模块概述 | 第46-47页 |
·data_buffer 读写数据逻辑设计 | 第47-49页 |
·trigger_reg 模块 | 第49页 |
·trigger_encode 模块 | 第49页 |
·int_control 模块 | 第49页 |
·DMA 的仿真验证 | 第49-51页 |
·DMA 寄存器读写仿真 | 第50页 |
·DMA 数据传输仿真 | 第50-51页 |
·本章小结 | 第51-53页 |
第五章 DMA 的 FPGA 硬件实现与原型验证 | 第53-59页 |
·FPGA 原型验证概述 | 第53-54页 |
·FPGA 验证平台简介 | 第54-56页 |
·MPSOCS 验证平台结构 | 第54-55页 |
·SignalTap 配置 | 第55-56页 |
·FPGA 验证过程 | 第56-57页 |
·本章小结 | 第57-59页 |
第六章 总结与展望 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-65页 |
作者在读期间研究成果 | 第65-66页 |