基于CPCI总线的安控检测卡设计与实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 引言 | 第7-9页 |
| ·课题背景及意义 | 第7页 |
| ·课题研究目的及内容 | 第7-8页 |
| ·论文结构 | 第8-9页 |
| 2 系统概述与方案设计 | 第9-17页 |
| ·安控检测卡系统概述 | 第9-10页 |
| ·安控检测卡方案设计 | 第10-16页 |
| ·系统功能模块设计 | 第10-11页 |
| ·设计工具简介 | 第11-15页 |
| ·QuartusⅡ平台简介 | 第11-13页 |
| ·FPGA芯片简介 | 第13-15页 |
| ·Verilog语言简介 | 第15页 |
| ·安控指令检测卡的技术指标 | 第15-16页 |
| ·安控检测卡工作原理 | 第16-17页 |
| 3 板卡与工控机数据交互模块设计 | 第17-34页 |
| ·CPCI总线 | 第17-20页 |
| ·计算机总线概述 | 第17-19页 |
| ·CPCI总线简介 | 第19-20页 |
| ·桥接芯片PCI9504简介 | 第20-24页 |
| ·PCI9054芯片的特点 | 第20页 |
| ·PCI9054的接口 | 第20-24页 |
| ·PCI总线接口和EEPROM接口 | 第20-21页 |
| ·本地总线接口 | 第21-24页 |
| ·应用程序设计 | 第24-29页 |
| ·应用程序的功能描述 | 第24-25页 |
| ·测试软件的工作流程 | 第25-26页 |
| ·软件设计说明 | 第26-29页 |
| ·FPGA实现的外部接口模块设计 | 第29-34页 |
| ·频综芯片的配置 | 第30-33页 |
| ·ADF4350简介 | 第30页 |
| ·ADF4350配置 | 第30-33页 |
| ·开关和衰减芯片的配置 | 第33-34页 |
| 4 DBPSK调制解调电路设计 | 第34-55页 |
| ·二进制数字调制解调方法概述 | 第34-40页 |
| ·二进制数字调制解调原理 | 第34-38页 |
| ·DBPSK调制解调原理 | 第38-40页 |
| ·DBPSK调制 | 第38-39页 |
| ·DBPSK解调 | 第39-40页 |
| ·DBPSK调制解调实现 | 第40-55页 |
| ·DBPSK调制设计与实现 | 第40-48页 |
| ·码变换模块 | 第41-42页 |
| ·载波产生模块 | 第42-44页 |
| ·调制模块 | 第44-47页 |
| ·小结 | 第47-48页 |
| ·DBPSK解调设计与实现 | 第48-55页 |
| ·信号延时模块 | 第48-49页 |
| ·乘法器模块 | 第49-50页 |
| ·低通滤波器模块 | 第50-53页 |
| ·累加判决模块 | 第53-54页 |
| ·小结 | 第54-55页 |
| 5 整机测试 | 第55-62页 |
| 6 总结 | 第62-63页 |
| 参考文献 | 第63-65页 |
| 附录1 板卡实物图 | 第65-66页 |
| 申请学位期间的研究成果及发表的学术论文 | 第66-67页 |
| 致谢 | 第67页 |