基于DSP的高速图像采集及处理系统设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-15页 |
·课题背景 | 第9-11页 |
·国内外研究现状 | 第11-13页 |
·DSP技术的发展 | 第11页 |
·图像采集与处理系统现状 | 第11-13页 |
·本课题所要研究的内容 | 第13-14页 |
·系统所用的硬件设备 | 第14-15页 |
·系统所用的硬件设备 | 第14页 |
·系统技术指标 | 第14-15页 |
第2章 图像采集及处理系统总体方案 | 第15-25页 |
·基于DSP的高速图像采集及处理系统的硬件结构 | 第15页 |
·主要芯片的性能特点 | 第15-19页 |
·DSP的性能指标 | 第15-18页 |
·FPGA的性能指标 | 第18-19页 |
·硬件的整体设计 | 第19页 |
·DSP 集成开发环境 CCS 特点 | 第19-24页 |
·集成开发环境CCS的主要功能 | 第20-21页 |
·DSP/BIOS的组成模块 | 第21-23页 |
·软件的整体设计 | 第23-24页 |
·本章小结 | 第24-25页 |
第3章 系统硬件设计 | 第25-36页 |
·数字图像数据接收模块的设计 | 第25-27页 |
·数字图像数据的采集 | 第25页 |
·数字图像数据的接收 | 第25-27页 |
·数字图像处理模块的设计 | 第27-30页 |
·EMIFA接口扩展 | 第27-29页 |
·EMIFB接口扩展 | 第29-30页 |
·串口传输模块的设计 | 第30页 |
·系统电源设计 | 第30-32页 |
·DSP和FPGA内核电源的设计方法 | 第31-32页 |
·DSP和FPGA外围器件的电源设计 | 第32页 |
·其它外围电路设计 | 第32-35页 |
·复位电路 | 第32-33页 |
·系统时钟 | 第33-35页 |
·JTAG仿真接口 | 第35页 |
·设计过程中要注意的细节 | 第35页 |
·本章小结 | 第35-36页 |
第4章 系统软件设计 | 第36-47页 |
·DSP软件的设计步骤 | 第36页 |
·系统DSP程序的软件设计 | 第36-44页 |
·系统存储区域的分配 | 第36-38页 |
·系统中断的设置 | 第38页 |
·系统各模块软件设计 | 第38-41页 |
·图像处理的算法和流程图 | 第41-44页 |
·DSP引导程序设计 | 第44-46页 |
·本章小结 | 第46-47页 |
第5章 系统测试实验与整体调试 | 第47-52页 |
·设置CCS | 第47页 |
·系统接口测试过程 | 第47-50页 |
·SDRAM接口测试 | 第48-49页 |
·FLASH接口测试 | 第49页 |
·串行通信接口测试 | 第49-50页 |
·系统整体调试 | 第50-51页 |
·本章小结 | 第51-52页 |
结论 | 第52-53页 |
参考文献 | 第53-56页 |
附录1 相机数据接口连接管脚 | 第56-57页 |
附录2 相机电源和控制接口连接管脚 | 第57-58页 |
附录3 DSP的中断设置 | 第58-59页 |
附录4 EDMA的通道与触发事件的对应关系 | 第59-61页 |
致谢 | 第61页 |