摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-12页 |
·研究背景 | 第9-10页 |
·研究意义 | 第10页 |
·各章节内容安排 | 第10-12页 |
第二章 基于FPGA的硬件开发平台设计 | 第12-34页 |
·硬件系统设计方案分析 | 第12-13页 |
·FPGA主板硬件电路平台设计 | 第13-14页 |
·多媒体信号采集卡设计 | 第14-15页 |
·开发平台的信号完整性及电磁兼容性分析 | 第15-28页 |
·系统的信号完整性分析 | 第16-21页 |
·电磁兼容性分析 | 第21-23页 |
·数字系统的时序分析 | 第23-28页 |
·公共时钟时序 | 第23-27页 |
·源同步时序 | 第27-28页 |
·实际设计中的解决方案 | 第28-34页 |
·PCB布局 | 第28-29页 |
·PCB布线 | 第29-30页 |
·PCB设计的电源分配的设计 | 第30-32页 |
·电源分配和设计 | 第30-31页 |
·地线分配和设计 | 第31-32页 |
·电路板原理图和PCB | 第32-34页 |
第三章 基于 JPEG标准的视频采集系统的HDL设计 | 第34-53页 |
·视频信号采集预处理模块设计 | 第35-37页 |
·JPEG基本模式原理和模块设计 | 第37-50页 |
·JPEG基本系统 | 第37-38页 |
·最小编码单元 | 第38-39页 |
·二维 DCT | 第39页 |
·系数量化 | 第39-41页 |
·编码 | 第41页 |
·JPEG的数据组织形式 | 第41-45页 |
·压缩数据格式 | 第42-43页 |
·标志和标志段的定义 | 第43-45页 |
·JPEG基本模式编码器结构 | 第45-46页 |
·JPEG压缩图像及数据的计算机仿真 | 第46-49页 |
·JPEG压缩图像的计算机仿真 | 第46-48页 |
·JPEG数据的计算机仿真 | 第48-49页 |
·应用JPEG压缩数字视频 | 第49-50页 |
·视频传输模块实现 | 第50-53页 |
第四章 基于MicroBlaze的32位SOPC开发 | 第53-60页 |
·MicroBlaze简介 | 第53-55页 |
·CoreConnect技术 | 第55-56页 |
·MicroBlaze的开发 | 第56-57页 |
·MicroBlaze的设计流程 | 第57-60页 |
第五章 课题总结与展望 | 第60-62页 |
·工作总结 | 第60-61页 |
·工作展望 | 第61-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
攻读学位期间发表的学术论文目录 | 第65页 |