基于RISC结构的微控制器IP核设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-12页 |
·选题背景及研究意义 | 第7-8页 |
·MCU的发展历史及应用 | 第8-9页 |
·MCU的发展方向 | 第9-10页 |
·研究的内容和目标 | 第10-11页 |
·论文结构安排 | 第11-12页 |
第二章 设计方法与设计流程 | 第12-16页 |
·数字系统高层次设计 | 第12页 |
·自顶向下设计方法与设计流程 | 第12-15页 |
·MCU IP核设计流程 | 第15-16页 |
第三章 RISC MCU的指令系统 | 第16-23页 |
·RISC MCU的指令介绍 | 第16-20页 |
·字节操作类指令 | 第17-18页 |
·位操作指令 | 第18页 |
·立即数和控制操作指令 | 第18-20页 |
·RISC MCU寻址技术 | 第20-23页 |
第四章 RISC MCU的体系结构 | 第23-32页 |
·RISC MCU体系结构的设计 | 第23-29页 |
·RISC MCU空间体系结构 | 第23-26页 |
·RISC MCU时间体系结构 | 第26-29页 |
·RISC MCU数据通路 | 第29-32页 |
·数据通路的结构设计 | 第29-30页 |
·数据通路的时序分析 | 第30-32页 |
第五章 RISC MCU各模块单元设计 | 第32-57页 |
·算术运算逻辑单元(ALU)的设计 | 第32-36页 |
·操作数选择单元 ALUINX | 第32-33页 |
·位掩码单元 BMASK | 第33-34页 |
·ALU的设计 | 第34-36页 |
·寄存器组织结构 | 第36-40页 |
·寄存器文件的组织 | 第36-37页 |
·寄存器文件的寻址 | 第37-38页 |
·寄存器文件的实现 | 第38-40页 |
·寄存器文件地址多路器(ADDRX) | 第38-39页 |
·数据存储器(RAM) | 第39-40页 |
·其他寄存器单元的设计 | 第40页 |
·工作寄存器 | 第40页 |
·指令寄存器 | 第40页 |
·输入输出端口(IOPORT)的设计 | 第40-45页 |
·RA端口的设计 | 第42-43页 |
·RB端口的设计 | 第43页 |
·RC口的设计 | 第43-44页 |
·RD口的设计 | 第44-45页 |
·程序计数器(PC)和堆栈(STACK)的设计 | 第45-47页 |
·指令译码器(IDEC)的设计 | 第47-49页 |
·时钟控制和复位电路(CLK_RST)的设计 | 第49-53页 |
·复位电路的设计 | 第49-52页 |
·时钟控制电路 | 第52-53页 |
·硬件监视器(WDT)的设计 | 第53-57页 |
·WDT工作原理 | 第53-54页 |
·硬件监视器(WDT)的结构 | 第54-57页 |
第六章 RISC MCU的仿真、综合以及验证 | 第57-74页 |
·RISC MCU仿真和综合概述 | 第57页 |
·功能仿真 | 第57-62页 |
·RISC MCU的仿真策略 | 第62-63页 |
·RISC MCU的仿真体会 | 第63-66页 |
·RISC MCU的逻辑综合 | 第66-68页 |
·综合的过程 | 第66-67页 |
·RISC MCU的综合 | 第67-68页 |
·RISC MCU的FPGA验证 | 第68-71页 |
·FPGA验证过程 | 第68-69页 |
·RISC MCU的验证 | 第69-71页 |
·RISC MCU的布局布线 | 第69-70页 |
·RISC MCU的时序仿真 | 第70-71页 |
·RISC MCU的下载验证 | 第71页 |
·RISC MCU核的性能分析 | 第71-73页 |
·RISC MCU功能和性能的评价 | 第73-74页 |
第七章 结束语 | 第74-76页 |
参考文献 | 第76-78页 |
致谢 | 第78-79页 |
读研期间发表的学术论文 | 第79-80页 |