| 摘要 | 第1-3页 |
| ABSTRACT | 第3-7页 |
| 第一章 绪论 | 第7-10页 |
| ·单片机与通用微机的区别 | 第7-8页 |
| ·本文设计的兼容标准 | 第8-10页 |
| 第二章 MCU 系统概述 | 第10-17页 |
| ·硬件规格 | 第10-11页 |
| ·系统结构 | 第11-12页 |
| ·哈佛(Harvard)双总线结构 | 第11-12页 |
| ·两级指令流水线结构 | 第12页 |
| ·指令系统 | 第12-17页 |
| ·指令集 | 第12-16页 |
| ·寻址方式 | 第16-17页 |
| 第三章 MCU 控制逻辑设计 | 第17-34页 |
| ·两级流水线的实现 | 第17-18页 |
| ·流水线设计简介 | 第17页 |
| ·本文设计中流水线的运行 | 第17-18页 |
| ·节拍发生器(SGEN) | 第18-19页 |
| ·指令译码器(IDEC) | 第19-21页 |
| ·控制器(CONTROLLER) | 第21-22页 |
| ·地址多址器(ADDRX) | 第22-24页 |
| ·程序计数器(PCNT) | 第24-27页 |
| ·程序状态字(PSW) | 第27-28页 |
| ·时钟控制(CLKSEL&RST) | 第28-31页 |
| ·中断(INTERRUPTION) | 第31-34页 |
| 第四章 MCU 运算逻辑设计 | 第34-40页 |
| ·运算逻辑的功能 | 第34页 |
| ·运算逻辑的设计 | 第34-40页 |
| ·ALU 的结构 | 第34-35页 |
| ·ALU 的工作流程 | 第35-36页 |
| ·运算结果的产生 | 第36-37页 |
| ·非算术逻辑运算指令 | 第37-40页 |
| 第五章 MCU 存储器设计 | 第40-44页 |
| ·程序存储器外围电路(ROM) | 第40-42页 |
| ·程序存储器外围电路的功能 | 第40页 |
| ·程序存储器外围电路的设计 | 第40-42页 |
| ·数据存储器外围电路(RAM) | 第42-44页 |
| ·数据存储器外围电路的功能 | 第42页 |
| ·数据存储器外围电路的设计 | 第42-44页 |
| 第六章 MCU 附加功能设计 | 第44-49页 |
| ·看门狗定时器(WDT) | 第44-45页 |
| ·定时计数器0(TMR0) | 第45-46页 |
| ·比较器(COMPARATOR) | 第46-49页 |
| 第七章 MCU 通信端口设计 | 第49-59页 |
| ·USART 规格介绍 | 第49-51页 |
| ·通信方式与USART 简介 | 第49-50页 |
| ·USART 的异步通信方式 | 第50页 |
| ·USART 的同步通信方式 | 第50-51页 |
| ·USART 的工作流程 | 第51-53页 |
| ·数据发送工作流程 | 第51-52页 |
| ·数据接收工作流程 | 第52-53页 |
| ·USART 的模块设计 | 第53-56页 |
| ·波特率时钟产生逻辑 | 第53-54页 |
| ·数据发送逻辑 | 第54-55页 |
| ·数据接收逻辑 | 第55-56页 |
| ·USART 的仿真 | 第56-59页 |
| 第八章 MCU 逻辑综合 | 第59-66页 |
| ·关于逻辑综合的介绍 | 第59页 |
| ·逻辑综合工具Design Compiler 简介 | 第59-61页 |
| ·Design Compiler 的综合流程 | 第61-62页 |
| ·使用DC 对MCU 进行综合 | 第62-66页 |
| 第九章 MCU 的动态时序仿真和静态时序分析 | 第66-71页 |
| ·动态时序仿真介绍 | 第66页 |
| ·MCU 的门级仿真 | 第66-68页 |
| ·静态时序分析介绍 | 第68-69页 |
| ·使用Primetime 对MCU 进行静态时序分析 | 第69-71页 |
| 参考文献 | 第71-73页 |
| 发表论文和参加科研情况说明 | 第73-74页 |
| 致谢 | 第74页 |