基于AT84AS003的高速数据采集系统研制
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-15页 |
| ·课题背景与研究意义 | 第12页 |
| ·国内外发展现状及趋势 | 第12-13页 |
| ·课题研究内容 | 第13页 |
| ·论文章节安排 | 第13-15页 |
| 第二章 系统方案设计 | 第15-25页 |
| ·高速数据采集相关理论与技术 | 第15-20页 |
| ·低通采样定理 | 第15-16页 |
| ·带通采样定理 | 第16-17页 |
| ·数据采集系统构成要素 | 第17-18页 |
| ·高速数据存储方案 | 第18-19页 |
| ·高速数据采集系统主要指标 | 第19-20页 |
| ·系统方案分析与设计 | 第20-22页 |
| ·方案分析 | 第20-21页 |
| ·系统方案 | 第21-22页 |
| ·主要器件选型 | 第22-24页 |
| ·ADC芯片选型 | 第22-23页 |
| ·FPGA芯片选型 | 第23-24页 |
| ·DSP芯片选型 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第三章 系统硬件电路设计 | 第25-42页 |
| ·系统总体硬件电路 | 第25-26页 |
| ·数据采集模块 | 第26-29页 |
| ·AT84AS003外围及功能设定 | 第26-28页 |
| ·AT84AS003供电及去耦电容 | 第28-29页 |
| ·数据存储模块 | 第29-32页 |
| ·FPGA外围 | 第29-30页 |
| ·FPGA供电 | 第30页 |
| ·FPGA功能及模块划分 | 第30-32页 |
| ·数据处理模块 | 第32-36页 |
| ·DSP外围 | 第32-33页 |
| ·DSP供电 | 第33页 |
| ·DSP与FPGA通信 | 第33-36页 |
| ·电源设计 | 第36-37页 |
| ·PCB设计 | 第37-41页 |
| ·叠层分布 | 第38页 |
| ·电源层分割 | 第38-39页 |
| ·LVDS布线规则 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 第四章 FPGA逻辑设计及仿真 | 第42-54页 |
| ·FPGA设计基础 | 第42-44页 |
| ·ISE简介 | 第42页 |
| ·FPGA设计流程 | 第42-44页 |
| ·各模块逻辑设计与行为仿真 | 第44-53页 |
| ·时钟管理 | 第44-45页 |
| ·数据分配器 | 第45-46页 |
| ·双口RAM | 第46页 |
| ·地址计数器 | 第46-48页 |
| ·片选译码器 | 第48-50页 |
| ·数据选择器 | 第50-51页 |
| ·顶层设计 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 第五章 系统测试与结果分析 | 第54-67页 |
| ·测试方案 | 第54-56页 |
| ·AT84AS003自测 | 第55-56页 |
| ·正弦波测试 | 第56页 |
| ·测试过程与结果分析 | 第56-66页 |
| ·测试过程 | 第56-60页 |
| ·结果分析 | 第60-66页 |
| ·本章小结 | 第66-67页 |
| 第六章 总结与展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 攻硕期间取得的研究成果 | 第71页 |