NoC体系结构性能评估及通讯元件设计
| 摘要 | 第1-4页 |
| Abstract | 第4-13页 |
| 第一章 绪论 | 第13-25页 |
| ·从晶体管到SoC | 第13-15页 |
| ·集成电路的发展历程 | 第13页 |
| ·SoC的产生 | 第13-14页 |
| ·SoC的概念及技术特征 | 第14页 |
| ·IP核 | 第14页 |
| ·片上总线技术 | 第14-15页 |
| ·从SoC到NoC | 第15-20页 |
| ·工艺的进步 | 第15-19页 |
| ·需求的增长 | 第19页 |
| ·传统总线结构的弊端 | 第19-20页 |
| ·NoC国内外研究现状 | 第20-22页 |
| ·本课题研究意义 | 第22-23页 |
| ·本课题研究方法、取得的成果及本文结构安排 | 第23-25页 |
| 第二章 NoC理论体系 | 第25-33页 |
| ·NoC的概念 | 第25页 |
| ·NoC研究的理论体系 | 第25-26页 |
| ·拓扑结构 | 第26-29页 |
| ·规则拓扑 | 第27-29页 |
| ·混合拓扑 | 第29页 |
| ·层次化拓扑 | 第29页 |
| ·通讯协议 | 第29-30页 |
| ·NoC基础元件库 | 第30-31页 |
| ·EDA实现理论与工具 | 第31-33页 |
| 第三章 NoC体系结构性能评估 | 第33-59页 |
| ·引言 | 第33页 |
| ·NoC性能评价指标 | 第33-36页 |
| ·传输延迟 | 第33-34页 |
| ·吞吐量 | 第34-35页 |
| ·功耗 | 第35页 |
| ·面积 | 第35-36页 |
| ·可重用性 | 第36页 |
| ·用NS2对NoC体系结构进行建模 | 第36-46页 |
| ·NS2简介 | 第36-37页 |
| ·建模方法及过程 | 第37-38页 |
| ·NS2工作流程 | 第38页 |
| ·NS2脚本编写 | 第38-40页 |
| ·trace文件 | 第40页 |
| ·awk简介 | 第40-41页 |
| ·用awk计算网络延迟 | 第41-43页 |
| ·用awk计算吞吐量 | 第43-45页 |
| ·用awk计算丢包率 | 第45-46页 |
| ·实验结果及分析 | 第46-57页 |
| ·FT | 第46-49页 |
| ·二维Mesh | 第49-52页 |
| ·二维Torus | 第52-55页 |
| ·结果分析 | 第55-57页 |
| ·总结 | 第57-59页 |
| 第四章 NoC通讯元件设计 | 第59-99页 |
| ·引言 | 第59页 |
| ·体系结构 | 第59-60页 |
| ·通讯协议 | 第60-62页 |
| ·物理层协议 | 第60-61页 |
| ·数据链路层和网络层协议 | 第61-62页 |
| ·设计中的同步问题 | 第62-71页 |
| ·两级同步 | 第63-64页 |
| ·握手 | 第64-65页 |
| ·异步FIFO | 第65-71页 |
| ·RNI设计 | 第71-89页 |
| ·RNI结构 | 第71-72页 |
| ·RNI工作过程 | 第72页 |
| ·RNI各模块设计 | 第72-86页 |
| ·RNI功能仿真 | 第86-89页 |
| ·switch设计 | 第89-97页 |
| ·switch端口描述 | 第89-91页 |
| ·switch结构 | 第91页 |
| ·switch工作过程 | 第91页 |
| ·switch各模块设计 | 第91-95页 |
| ·switch功能仿真 | 第95-97页 |
| ·总结 | 第97-99页 |
| 第五章 总结 | 第99-101页 |
| 参考文献 | 第101-105页 |
| 致谢 | 第105页 |