MIMO技术研究及其硬件系统的设计与实现
摘要 | 第1-6页 |
Abstract | 第6-12页 |
第一章 绪论 | 第12-18页 |
·课题的研究背景 | 第12-14页 |
·MIMO通信技术的发展和研究现状 | 第14-16页 |
·MIMO发展中存在的问题 | 第14-15页 |
·MIMO研究现状 | 第15-16页 |
·本论文主要的研究工作与章节安排 | 第16-18页 |
第二章 MIMO信道容量与空时分组码 | 第18-30页 |
·MIMO衰落信道的模型 | 第18-21页 |
·平坦瑞利衰落信道 | 第18-19页 |
·频率选择性衰落信道 | 第19-21页 |
·MIMO系统的容量 | 第21-24页 |
·MIMO信道容量的数学表达 | 第22-24页 |
·不同收发天线数下的信道容量的仿真分析比较 | 第24页 |
·MIMO空时分组码 | 第24-29页 |
·STBC的编码 | 第25-26页 |
·利用最大似然算法进行空时分组码的译码 | 第26-27页 |
·Alamouti空时分组码的仿真结果 | 第27-28页 |
·空时分组码的优缺点 | 第28-29页 |
·本章小结 | 第29-30页 |
第三章 MIMO信道估计算法的研究分析 | 第30-36页 |
·MIMO信道估计技术 | 第30-33页 |
·基于训练序列信道估计的MIMO系统模型 | 第30-32页 |
·最大似然比估计 | 第32页 |
·最小均方误差估计 | 第32-33页 |
·信道估计算法仿真分析 | 第33-35页 |
·本章小结 | 第35-36页 |
第四章 MIMO硬件系统的设计 | 第36-58页 |
·MIMO硬件平台系统的整体框图 | 第36-37页 |
·DSP核心板的基本硬件设计 | 第37-48页 |
·电源模块设计电路 | 第37-38页 |
·锁相环电源滤波电路 | 第38-39页 |
·系统时钟发生电路 | 第39-40页 |
·系统复位电路 | 第40页 |
·JTAG接口仿真电路 | 第40-41页 |
·程序存储器(FLASH)接口设计 | 第41-42页 |
·数据存储器(SDRAM)接口设计 | 第42-44页 |
·并行主机(HPI)接口设计 | 第44-48页 |
·模数转换模块的设计 | 第48-51页 |
·数模转换芯片 | 第48-49页 |
·模数转换原理 | 第49-50页 |
·数模转换原理 | 第50页 |
·信号调整部分电路 | 第50-51页 |
·射频收发器模块 | 第51-54页 |
·射频收发器前端组成 | 第51-52页 |
·收发器芯片 | 第52-53页 |
·射频收发器的接口电路设计 | 第53-54页 |
·2×2MIMO硬件平台整体设计 | 第54-56页 |
·MIMO硬件平台的系统设计 | 第54-55页 |
·PCB设计注意事项 | 第55-56页 |
·2×2MIMO系统的数据流程 | 第56-57页 |
·本章小结 | 第57-58页 |
第五章 结束语 | 第58-60页 |
·全文的总结 | 第58页 |
·进一步的工作展望 | 第58-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文 | 第63页 |