摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-14页 |
缩略语对照表 | 第14-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景 | 第17-18页 |
1.2 国内外研究进展 | 第18-19页 |
1.3 论文主要工作与结构安排 | 第19-21页 |
第二章 流水线ADC | 第21-31页 |
2.1 流水线ADC | 第21-26页 |
2.1.1 流水线ADC原理 | 第21-24页 |
2.1.2 流水线ADC关键模块 | 第24-26页 |
2.2 流水线ADC性能指标 | 第26-29页 |
2.3 本章小结 | 第29-31页 |
第三章 无采保高速流水线ADC的非理想效应及性能提高技术 | 第31-49页 |
3.1 非理想效应 | 第31-41页 |
3.1.1 采样开关非理想效应 | 第31-34页 |
3.1.2 采样电容失配误差 | 第34-35页 |
3.1.3 回踢噪声 | 第35页 |
3.1.4 比较器失调电压 | 第35-36页 |
3.1.5 余差放大器误差分析 | 第36-39页 |
3.1.6 时钟抖动 | 第39-40页 |
3.1.7 孔径误差 | 第40-41页 |
3.2 性能提高技术 | 第41-47页 |
3.2.1 底极板采样 | 第41页 |
3.2.2 自举开关 | 第41-43页 |
3.2.3 失调存储消除技术 | 第43-44页 |
3.2.4 数字校正(冗余位校正技术) | 第44-45页 |
3.2.5 Dither | 第45-47页 |
3.3 本章小结 | 第47-49页 |
第四章 14位无采保高速流水线ADC | 第49-81页 |
4.1 系统结构 | 第49-51页 |
4.1.1 无采保结构 | 第49页 |
4.1.2 流水级结构 | 第49-51页 |
4.2 关键模块电路 | 第51-74页 |
4.2.1 采样网络 | 第53-57页 |
4.2.2 子ADC设计 | 第57-61页 |
4.2.3 子DAC | 第61-63页 |
4.2.4 Dither的设计 | 第63-65页 |
4.2.5 余差放大器的电路设计 | 第65-74页 |
4.3 整体电路仿真 | 第74-77页 |
4.4 版图设计 | 第77-79页 |
4.5 小结 | 第79-81页 |
第五章 结论与展望 | 第81-83页 |
5.1 研究结论 | 第81页 |
5.2 研究展望 | 第81-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
作者简介 | 第89-90页 |