首页--交通运输论文--铁路运输论文--车辆工程论文--一般性问题论文--车体构造及设备论文--车辆设备论文

从站通信控制器的设计与实现

摘要第5-6页
ABSTRACT第6页
符号对照表第10-11页
缩略语对照表第11-16页
第一章 绪论第16-22页
    1.1 课题研究背景第16页
    1.2 列车网络控制系统的发展历程和应用现状第16-18页
        1.2.1 列车网络控制系统概述第16-17页
        1.2.2 列车网络控制系统的基本架构第17-18页
        1.2.3 国内外列车网络控制技术的发展和应用现状第18页
    1.3 常用的列车网络控制系统第18-21页
        1.3.1 TCN列车总线通信控制网络第19页
        1.3.2 LonWorks列车总线通信控制网络第19-20页
        1.3.3 ARCNET列车控制网络系统第20页
        1.3.4 列车通信网络异同第20-21页
    1.4 本文的主要工作和安排第21-22页
第二章 ATI列车网络控制系统第22-28页
    2.1 ATI列车网络控制系统概述第22-24页
        2.1.1 ATI信息系统概述第22-23页
        2.1.2 ATI列车网络控制系统拓扑结构第23-24页
        2.1.3 列车编组形式第24页
        2.1.4 系统的可靠性和冗余性分析第24页
    2.2 ATI网络控制系统列车设备第24-26页
        2.2.1 中央控制单元第25页
        2.2.2 终端控制单元第25-26页
        2.2.3 车载显示器第26页
    2.3 ATI列车网络控制系统功能第26-28页
        2.3.1 控制功能第26页
        2.3.2 监视功能第26页
        2.3.3 诊断功能第26-28页
第三章 从站通信控制器的详细设计与实现第28-52页
    3.1 从站通信控制器的功能分析第28-30页
        3.1.1 需求分析第28页
        3.1.2 数据传输机制第28-29页
        3.1.3 传输出错处理第29-30页
    3.2 主从设备间通信传输协议概述第30-32页
        3.2.1 HDLC协议特点第30页
        3.2.2 HDLC协议的链路结构第30-31页
        3.2.3 从站通信控制器通信帧第31-32页
    3.3 从站通信控制器的概要设计第32-36页
        3.3.1 从站通信控制器的系统框架第32-34页
        3.3.2 从站通信控制器数据处理流程第34-36页
    3.4 HDLC帧处理模块的设计与实现第36-41页
        3.4.1 HDLC帧处理模块的主要功能第36-37页
        3.4.2 HDLC帧处理模块详细设计第37-39页
        3.4.3 接口信号描述第39-41页
    3.5 DSP接口模块第41-43页
        3.5.1 DSP接口模块功能第41-42页
        3.5.2 接口信号描述第42页
        3.5.3 DSP接口时序第42-43页
    3.6 Flash接口模块第43-48页
        3.6.1 NandFlash存储器简述第43-44页
        3.6.2 Flash接口模块详细设计第44-45页
        3.6.3 Flash接口信号描述第45-46页
        3.6.4 Flash接口时序第46-48页
    3.7 相关寄存器第48-50页
        3.7.1 控制寄存器第48-49页
        3.7.2 状态寄存器第49-50页
    3.8 附加数据区第50-52页
        3.8.1 附加数据区(读)第50页
        3.8.2 附加数据区(写)第50-52页
第四章 从站通信控制器的仿真分析第52-62页
    4.1 仿真环境介绍第52页
    4.2 DSP接口模块的仿真与分析第52-54页
        4.2.1 DSP接口读仿真测试第52-53页
        4.2.2 DSP接口写仿真测试第53-54页
    4.3 Flash接口模块的仿真与分析第54-57页
        4.3.1 对Flash的块擦除操作第55页
        4.3.2 对Flash的写操作第55-56页
        4.3.3 对Flash的读操作第56-57页
    4.4 HDLC帧处理模块的仿真测试第57-62页
        4.4.1 配置基地址第57-58页
        4.4.2 上电故障检测第58页
        4.4.3 Flash数据擦除第58-59页
        4.4.4 暂存实时数据第59页
        4.4.5 发送数据第59页
        4.4.6 故障指示第59-60页
        4.4.7 追踪指示第60-62页
第五章 板级测试结果与问题分析第62-70页
    5.0 测试方案概述第62-63页
        5.0.1 板级测试环境第62页
        5.0.2 测试方法概述第62-63页
    5.1 DSP接口模块的测试第63-65页
        5.1.1 测试框图第63页
        5.1.2 测试方法第63-65页
    5.2 HDLC帧处理模块的外部闭环调试第65-66页
        5.2.1 测试框图第65页
        5.2.2 测试方法第65-66页
        5.2.3 测试结果及问题分析第66页
    5.3 FLASH接口模块测试第66-68页
        5.3.1 测试框图第66-67页
        5.3.2 测试方法第67-68页
    5.4 从站通信控制器整体模块的测试第68-70页
        5.4.1 测试方法第68页
        5.4.2 测试结果分析第68-70页
第六章 结论和展望第70-72页
    6.1 研究结论第70页
    6.2 研究展望第70-72页
参考文献第72-74页
致谢第74-76页
作者简介第76-77页

论文共77页,点击 下载论文
上一篇:基于双螺旋结构的光纤马赫—曾德尔干涉仪传感器研究
下一篇:硅基微环谐振光路由器件及三维光互连网络的设计与模拟