摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-16页 |
第一章 绪论 | 第16-22页 |
1.1 课题研究背景 | 第16页 |
1.2 列车网络控制系统的发展历程和应用现状 | 第16-18页 |
1.2.1 列车网络控制系统概述 | 第16-17页 |
1.2.2 列车网络控制系统的基本架构 | 第17-18页 |
1.2.3 国内外列车网络控制技术的发展和应用现状 | 第18页 |
1.3 常用的列车网络控制系统 | 第18-21页 |
1.3.1 TCN列车总线通信控制网络 | 第19页 |
1.3.2 LonWorks列车总线通信控制网络 | 第19-20页 |
1.3.3 ARCNET列车控制网络系统 | 第20页 |
1.3.4 列车通信网络异同 | 第20-21页 |
1.4 本文的主要工作和安排 | 第21-22页 |
第二章 ATI列车网络控制系统 | 第22-28页 |
2.1 ATI列车网络控制系统概述 | 第22-24页 |
2.1.1 ATI信息系统概述 | 第22-23页 |
2.1.2 ATI列车网络控制系统拓扑结构 | 第23-24页 |
2.1.3 列车编组形式 | 第24页 |
2.1.4 系统的可靠性和冗余性分析 | 第24页 |
2.2 ATI网络控制系统列车设备 | 第24-26页 |
2.2.1 中央控制单元 | 第25页 |
2.2.2 终端控制单元 | 第25-26页 |
2.2.3 车载显示器 | 第26页 |
2.3 ATI列车网络控制系统功能 | 第26-28页 |
2.3.1 控制功能 | 第26页 |
2.3.2 监视功能 | 第26页 |
2.3.3 诊断功能 | 第26-28页 |
第三章 从站通信控制器的详细设计与实现 | 第28-52页 |
3.1 从站通信控制器的功能分析 | 第28-30页 |
3.1.1 需求分析 | 第28页 |
3.1.2 数据传输机制 | 第28-29页 |
3.1.3 传输出错处理 | 第29-30页 |
3.2 主从设备间通信传输协议概述 | 第30-32页 |
3.2.1 HDLC协议特点 | 第30页 |
3.2.2 HDLC协议的链路结构 | 第30-31页 |
3.2.3 从站通信控制器通信帧 | 第31-32页 |
3.3 从站通信控制器的概要设计 | 第32-36页 |
3.3.1 从站通信控制器的系统框架 | 第32-34页 |
3.3.2 从站通信控制器数据处理流程 | 第34-36页 |
3.4 HDLC帧处理模块的设计与实现 | 第36-41页 |
3.4.1 HDLC帧处理模块的主要功能 | 第36-37页 |
3.4.2 HDLC帧处理模块详细设计 | 第37-39页 |
3.4.3 接口信号描述 | 第39-41页 |
3.5 DSP接口模块 | 第41-43页 |
3.5.1 DSP接口模块功能 | 第41-42页 |
3.5.2 接口信号描述 | 第42页 |
3.5.3 DSP接口时序 | 第42-43页 |
3.6 Flash接口模块 | 第43-48页 |
3.6.1 NandFlash存储器简述 | 第43-44页 |
3.6.2 Flash接口模块详细设计 | 第44-45页 |
3.6.3 Flash接口信号描述 | 第45-46页 |
3.6.4 Flash接口时序 | 第46-48页 |
3.7 相关寄存器 | 第48-50页 |
3.7.1 控制寄存器 | 第48-49页 |
3.7.2 状态寄存器 | 第49-50页 |
3.8 附加数据区 | 第50-52页 |
3.8.1 附加数据区(读) | 第50页 |
3.8.2 附加数据区(写) | 第50-52页 |
第四章 从站通信控制器的仿真分析 | 第52-62页 |
4.1 仿真环境介绍 | 第52页 |
4.2 DSP接口模块的仿真与分析 | 第52-54页 |
4.2.1 DSP接口读仿真测试 | 第52-53页 |
4.2.2 DSP接口写仿真测试 | 第53-54页 |
4.3 Flash接口模块的仿真与分析 | 第54-57页 |
4.3.1 对Flash的块擦除操作 | 第55页 |
4.3.2 对Flash的写操作 | 第55-56页 |
4.3.3 对Flash的读操作 | 第56-57页 |
4.4 HDLC帧处理模块的仿真测试 | 第57-62页 |
4.4.1 配置基地址 | 第57-58页 |
4.4.2 上电故障检测 | 第58页 |
4.4.3 Flash数据擦除 | 第58-59页 |
4.4.4 暂存实时数据 | 第59页 |
4.4.5 发送数据 | 第59页 |
4.4.6 故障指示 | 第59-60页 |
4.4.7 追踪指示 | 第60-62页 |
第五章 板级测试结果与问题分析 | 第62-70页 |
5.0 测试方案概述 | 第62-63页 |
5.0.1 板级测试环境 | 第62页 |
5.0.2 测试方法概述 | 第62-63页 |
5.1 DSP接口模块的测试 | 第63-65页 |
5.1.1 测试框图 | 第63页 |
5.1.2 测试方法 | 第63-65页 |
5.2 HDLC帧处理模块的外部闭环调试 | 第65-66页 |
5.2.1 测试框图 | 第65页 |
5.2.2 测试方法 | 第65-66页 |
5.2.3 测试结果及问题分析 | 第66页 |
5.3 FLASH接口模块测试 | 第66-68页 |
5.3.1 测试框图 | 第66-67页 |
5.3.2 测试方法 | 第67-68页 |
5.4 从站通信控制器整体模块的测试 | 第68-70页 |
5.4.1 测试方法 | 第68页 |
5.4.2 测试结果分析 | 第68-70页 |
第六章 结论和展望 | 第70-72页 |
6.1 研究结论 | 第70页 |
6.2 研究展望 | 第70-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-76页 |
作者简介 | 第76-77页 |