首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--半导体集成电路(固体电路)论文--场效应型论文

基于CMOS工艺的低杂散低抖动锁相环的研究与设计

摘要第1-6页
Abstract第6-15页
第1章 绪论第15-23页
   ·论文研究背景第15-19页
     ·高速IO接口概述第15-16页
     ·高速IO接口现状第16-17页
     ·高速IO接口中锁相环的概述第17-19页
   ·论文主要的研究贡献第19-21页
   ·论文各部分的内容安排第21-23页
第2章 锁相环概述第23-44页
   ·基本概念第23-27页
   ·电路实现第27-36页
     ·鉴频鉴相器第28-29页
     ·电荷泵第29-34页
     ·低通滤波器第34-35页
     ·压控振荡器第35-36页
     ·分频器第36页
   ·PLL环路分析第36-42页
   ·本章小结第42-44页
第3章 低功耗低相位噪声的VCO第44-59页
   ·振荡器分类简介第44-46页
   ·振荡器的选择第46-47页
   ·VCO的相位噪声第47-51页
   ·VCO的相位噪声降低技术第51-53页
   ·低功耗VCO的设计第53-54页
   ·低功耗低噪声VCO的设计第54-58页
   ·本章小结第58-59页
第4章 多相位多频率输出的整数分频锁相环第59-78页
   ·锁相环架构第59-60页
   ·电路模块设计第60-74页
     ·PFD的设计第60-61页
     ·电荷泵的设计第61-67页
     ·QVCO的设计第67-69页
     ·分频器的设计第69-73页
     ·二分频差分缓冲器的设计第73-74页
   ·环路仿真结果第74-76页
   ·版图第76页
   ·本章小结第76-78页
第5章 一种低抖动低杂散的亚采样锁相环的设计第78-87页
   ·亚采样锁相环架构第79-80页
   ·环路分析第80-81页
   ·电路模块设计第81-84页
     ·SSPD/CP的设计第81-82页
     ·差分缓冲器的设计第82-83页
     ·QVCO的设计第83页
     ·含死区的PFD/CP的设计第83-84页
   ·环路仿真结果第84-86页
   ·本章小结第86-87页
第6章 一种应用于分数分频锁相环的低杂散线性化技术第87-100页
   ·量化器噪声产生机理第87-88页
   ·数字∑△调制器第88-92页
   ·量化噪声降低技术第92-94页
   ·噪声混叠效应第94-96页
   ·低杂散线性化技术第96-99页
   ·本章小结第99-100页
第7章 总结与展望第100-103页
   ·论文工作总结第100-102页
   ·研究展望第102-103页
参考文献第103-110页
致谢第110-111页
在校期间发表的学术论文和研究成果第111页

论文共111页,点击 下载论文
上一篇:高精度低功耗流水线型CMOS模数转换器的设计
下一篇:基于40nm CMOS工艺的1.5-3.0GHz电荷泵锁相环的设计