| 摘要 | 第1-6页 |
| Abstract | 第6-15页 |
| 第1章 绪论 | 第15-23页 |
| ·论文研究背景 | 第15-19页 |
| ·高速IO接口概述 | 第15-16页 |
| ·高速IO接口现状 | 第16-17页 |
| ·高速IO接口中锁相环的概述 | 第17-19页 |
| ·论文主要的研究贡献 | 第19-21页 |
| ·论文各部分的内容安排 | 第21-23页 |
| 第2章 锁相环概述 | 第23-44页 |
| ·基本概念 | 第23-27页 |
| ·电路实现 | 第27-36页 |
| ·鉴频鉴相器 | 第28-29页 |
| ·电荷泵 | 第29-34页 |
| ·低通滤波器 | 第34-35页 |
| ·压控振荡器 | 第35-36页 |
| ·分频器 | 第36页 |
| ·PLL环路分析 | 第36-42页 |
| ·本章小结 | 第42-44页 |
| 第3章 低功耗低相位噪声的VCO | 第44-59页 |
| ·振荡器分类简介 | 第44-46页 |
| ·振荡器的选择 | 第46-47页 |
| ·VCO的相位噪声 | 第47-51页 |
| ·VCO的相位噪声降低技术 | 第51-53页 |
| ·低功耗VCO的设计 | 第53-54页 |
| ·低功耗低噪声VCO的设计 | 第54-58页 |
| ·本章小结 | 第58-59页 |
| 第4章 多相位多频率输出的整数分频锁相环 | 第59-78页 |
| ·锁相环架构 | 第59-60页 |
| ·电路模块设计 | 第60-74页 |
| ·PFD的设计 | 第60-61页 |
| ·电荷泵的设计 | 第61-67页 |
| ·QVCO的设计 | 第67-69页 |
| ·分频器的设计 | 第69-73页 |
| ·二分频差分缓冲器的设计 | 第73-74页 |
| ·环路仿真结果 | 第74-76页 |
| ·版图 | 第76页 |
| ·本章小结 | 第76-78页 |
| 第5章 一种低抖动低杂散的亚采样锁相环的设计 | 第78-87页 |
| ·亚采样锁相环架构 | 第79-80页 |
| ·环路分析 | 第80-81页 |
| ·电路模块设计 | 第81-84页 |
| ·SSPD/CP的设计 | 第81-82页 |
| ·差分缓冲器的设计 | 第82-83页 |
| ·QVCO的设计 | 第83页 |
| ·含死区的PFD/CP的设计 | 第83-84页 |
| ·环路仿真结果 | 第84-86页 |
| ·本章小结 | 第86-87页 |
| 第6章 一种应用于分数分频锁相环的低杂散线性化技术 | 第87-100页 |
| ·量化器噪声产生机理 | 第87-88页 |
| ·数字∑△调制器 | 第88-92页 |
| ·量化噪声降低技术 | 第92-94页 |
| ·噪声混叠效应 | 第94-96页 |
| ·低杂散线性化技术 | 第96-99页 |
| ·本章小结 | 第99-100页 |
| 第7章 总结与展望 | 第100-103页 |
| ·论文工作总结 | 第100-102页 |
| ·研究展望 | 第102-103页 |
| 参考文献 | 第103-110页 |
| 致谢 | 第110-111页 |
| 在校期间发表的学术论文和研究成果 | 第111页 |