表目录 | 第1-8页 |
图目录 | 第8-10页 |
摘要 | 第10-12页 |
ABSTRACT | 第12-14页 |
第一章 绪论 | 第14-22页 |
·研究背景 | 第14-15页 |
·国内外相关研究 | 第15-19页 |
·LISA | 第15-16页 |
·Tensilica Instruction Extension Language | 第16-17页 |
·ArchC | 第17页 |
·Bluespec SystemVerilog | 第17-19页 |
·本文主要工作和研究成果 | 第19-20页 |
·论文结构 | 第20-22页 |
第二章 基于 RISC-P 架构的处理器模型 | 第22-32页 |
·自定义 RISC-P 指令集 | 第22-27页 |
·指令类型 | 第23-24页 |
·指令格式 | 第24-26页 |
·汇编语法 | 第26-27页 |
·模型体系结构 | 第27-30页 |
·体系结构寄存器 | 第27-29页 |
·流水线设计 | 第29-30页 |
·存储系统设计 | 第30页 |
·本章小结 | 第30-32页 |
第三章 RISC-P 架构处理器模型实现 | 第32-54页 |
·工作环境 | 第32-36页 |
·PD 工具 | 第32页 |
·LISA 建模基础 | 第32-36页 |
·指令集精确模型实现 | 第36-43页 |
·模型仿真入口和复位的实现 | 第37-38页 |
·数据处理指令 | 第38-40页 |
·访存指令 | 第40-41页 |
·跳转指令 | 第41-42页 |
·整数乘加指令 | 第42-43页 |
·周期精确处理器建模实现 | 第43-49页 |
·数据处理(立即数型)指令 | 第43-44页 |
·数据处理(寄存器型)指令 | 第44-45页 |
·访存类指令 | 第45-47页 |
·跳转类指令 | 第47-48页 |
·整数乘加类指令 | 第48-49页 |
·流水线相关的处理 | 第49页 |
·RTL 代码和辅助工具链生成 | 第49-53页 |
·RTL 代码生成 | 第50-51页 |
·软件工具链和设计文档 | 第51-53页 |
·性能分析 | 第53页 |
·本章小结 | 第53-54页 |
第四章 处理器模型功能验证 | 第54-67页 |
·验证现状 | 第54-56页 |
·Processor Debugger 工具验证 | 第56-63页 |
·指令集精确模型验证 | 第56-59页 |
·周期精确模型验证 | 第59-63页 |
·基于 RTL 代码验证 | 第63-66页 |
·软件仿真验证 | 第63-64页 |
·硬件加速仿真器验证 | 第64-66页 |
·本章小结 | 第66-67页 |
第五章 性能参数评估 | 第67-74页 |
·评估环境 | 第67-68页 |
·分支预测的影响评估 | 第68-71页 |
·分支预测的原理 | 第68-70页 |
·实验结果分析 | 第70-71页 |
·片上系统存储容量评估 | 第71-73页 |
·模型的修改 | 第71页 |
·模型评估 | 第71-73页 |
·本章小结 | 第73-74页 |
第六章 结束语 | 第74-76页 |
·论文总结 | 第74-75页 |
·工作展望 | 第75-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-82页 |
作者在学期间取得的学术成果 | 第82-84页 |
附录 A 自定义指令集编码 | 第84-89页 |