基于闪存阵列的高速数据存储技术研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题背景 | 第10-11页 |
| ·国内外研究现状和发展动态 | 第11-13页 |
| ·论文研究内容和组织结构 | 第13-14页 |
| ·课题的研究目标和主要内容 | 第13页 |
| ·论文的的主要内容 | 第13-14页 |
| 第二章 NAND FLASH 的基本理论 | 第14-21页 |
| ·NAND FLASH 存储器要点简介 | 第14-18页 |
| ·引脚功能及配置 | 第14-15页 |
| ·内部组织结构 | 第15-16页 |
| ·基本操作流程 | 第16-18页 |
| ·NAND FLASH 的特殊应用说明 | 第18-20页 |
| ·NAND FLASH 的写操作过程 | 第18-20页 |
| ·NAND FLASH 无效块的处理 | 第20页 |
| ·本章小结 | 第20-21页 |
| 第三章 存储阵列的构建及系统工作原理 | 第21-34页 |
| ·存储阵列的构建 | 第21-24页 |
| ·存储容量的扩展 | 第21-22页 |
| ·存储速度的提高 | 第22-23页 |
| ·存储阵列的构建 | 第23-24页 |
| ·阵列无效块管理与标识 | 第24-25页 |
| ·无效块管理机制 | 第24-25页 |
| ·无效块的标识 | 第25页 |
| ·存储阵列的数据传输 | 第25-29页 |
| ·处理器查询方式写命令和地址 | 第26-27页 |
| ·DMA 方式写命令和地址 | 第27页 |
| ·存储阵列专用 DMA 控制器设计 | 第27-29页 |
| ·相关模块存储工作原理 | 第29-30页 |
| ·存储速度与缓存最小容量的计算 | 第30-31页 |
| ·存储控制系统构建 | 第31-33页 |
| ·本章小结 | 第33-34页 |
| 第四章 存储阵列的数据管理方法 | 第34-42页 |
| ·NAND FLASH 文件系统的设计 | 第34-39页 |
| ·系统信息区 | 第35-36页 |
| ·状态标识区 | 第36-37页 |
| ·文件信息区 | 第37-38页 |
| ·参数设置区 | 第38页 |
| ·数据存储区 | 第38-39页 |
| ·文件系统的功能模块设计 | 第39-41页 |
| ·文件的格式化 | 第39页 |
| ·文件的读写 | 第39-40页 |
| ·文件的擦除 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第五章 存储阵列在动态测试系统中的应用 | 第42-56页 |
| ·主控制系统设计 | 第42-43页 |
| ·存储阵列模块的设计 | 第43-44页 |
| ·模数转换模块 | 第44-49页 |
| ·AD 配置寄存器 | 第45-46页 |
| ·AD 的采集与读取 | 第46-49页 |
| ·USB 接口电路 | 第49-53页 |
| ·USB 接口硬件电路设计 | 第49-50页 |
| ·控制程序设计 | 第50-53页 |
| ·控制模块的设计 | 第53-54页 |
| ·硬件控制系统设计 | 第53-54页 |
| ·系统软件程序的设计 | 第54页 |
| ·本章小结 | 第54-56页 |
| 第六章 实验结果分析与总结 | 第56-63页 |
| ·PC 机端上位机应用功能 | 第56-57页 |
| ·存储器数据管理分析 | 第57-59页 |
| ·测试数据分析 | 第59-63页 |
| ·存储速度测试 | 第59-60页 |
| ·系统精度测试 | 第60页 |
| ·模拟信号采集测试 | 第60-63页 |
| 结束语 | 第63-66页 |
| 本文所做工作情况及创新点 | 第63-64页 |
| 存在的问题与展望 | 第64-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间发表的论文 | 第69-70页 |
| 致谢 | 第70页 |