基于Flash的高速数据记录装置关键技术研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1.绪论 | 第10-17页 |
| ·研究背景及意义 | 第10页 |
| ·课题性质及来源 | 第10-11页 |
| ·国内外研究现状 | 第11-15页 |
| ·半导体存储介质的介绍 | 第11-12页 |
| ·国内外固态记录器的研究现状 | 第12-15页 |
| ·论文内容安排及具体研究内容 | 第15-17页 |
| 2.方案设计与分析 | 第17-24页 |
| ·系统组成及技术指标 | 第17页 |
| ·记录器组成及工作原理设计 | 第17-19页 |
| ·记录器组成 | 第17-18页 |
| ·记录器原理设计 | 第18-19页 |
| ·接口模块设计与分析 | 第19-21页 |
| ·接口模块设计 | 第19-20页 |
| ·接口模块分析 | 第20-21页 |
| ·存储模块设计与分析 | 第21-23页 |
| ·存储模块设计 | 第21-22页 |
| ·存储模块分析 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 3.FLASH 高速存储技术设计 | 第24-36页 |
| ·Flash 芯片选型及无效块地址管理 | 第24-29页 |
| ·高速存储设计思想 | 第29-30页 |
| ·流水线操作思想 | 第29-30页 |
| ·并行扩展思想 | 第30页 |
| ·几种 Flash 页编程方式的分析与比较 | 第30-34页 |
| ·Flash 高速存储的实现 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 4.存储模块逻辑设计 | 第36-43页 |
| ·存储模块逻辑需求分析 | 第36页 |
| ·双口 RAM 介绍 | 第36-37页 |
| ·存储模块逻辑设计与实现过程 | 第37-42页 |
| ·LVDS 数据接收逻辑设计 | 第37-38页 |
| ·一级缓冲设计 | 第38-39页 |
| ·二级缓冲设计 | 第39-42页 |
| ·本章小结 | 第42-43页 |
| 5.可靠性设计 | 第43-54页 |
| ·降低存储模块功耗的可靠性设计 | 第43-47页 |
| ·记录器通信的可靠性设计 | 第47-52页 |
| ·RS-422 串口介绍及应用 | 第47-48页 |
| ·RS-422 硬件接口设计 | 第48-49页 |
| ·RS-422 传输协议与可靠性设计 | 第49-52页 |
| ·本章小结 | 第52-54页 |
| 6.调试与验证 | 第54-62页 |
| ·测试中的问题与解决 | 第54-59页 |
| ·误启动问题 | 第54-55页 |
| ·存储器丢数问题 | 第55-57页 |
| ·VHDL 程序优化 | 第57-59页 |
| ·功能验证 | 第59-61页 |
| ·测试平台 | 第59页 |
| ·功能测试 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 7.总结与展望 | 第62-64页 |
| ·工作总结 | 第62页 |
| ·工作展望 | 第62-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间发表的学术论文及所取得的研究成果 | 第67-68页 |
| 致谢 | 第68页 |