多通道数据存储器系统关键技术研究
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1、引言 | 第9-15页 |
| ·课题来源和性质 | 第9-10页 |
| ·课题的研究目的、意义 | 第10页 |
| ·国内外研究现状 | 第10-13页 |
| ·国外研究现状 | 第12页 |
| ·国内研究现状 | 第12-13页 |
| ·本文的研究内容及安排 | 第13-15页 |
| 2、系统设计 | 第15-21页 |
| ·数据存储器系统技术要求 | 第15-16页 |
| ·数据存储器系统设计 | 第16-21页 |
| ·飞行器上设备设计 | 第16-19页 |
| ·地面转接器设计 | 第19页 |
| ·地面测试设备设计 | 第19-21页 |
| 3、系统硬件关键技术研究与设计 | 第21-41页 |
| ·高可靠性远程数据传输链路硬件设计 | 第21-33页 |
| ·高可靠性远程数据传输链路方案设计 | 第21-22页 |
| ·LVDS 远程数据发送/接收模块设计 | 第22-24页 |
| ·LVDS 硬件可靠性设计 | 第24-31页 |
| ·电流/电压信号转换模块设计 | 第31-32页 |
| ·电流信号传输电路可靠性论证 | 第32-33页 |
| ·多路模拟量调理采集电路研究与设计 | 第33-41页 |
| ·多路模拟量调理采集电路方案设计 | 第33-34页 |
| ·缓/中速模拟信号跟随电路设计 | 第34-35页 |
| ·缓/中速模拟信号通道切换电路设计 | 第35-41页 |
| 4、系统逻辑关键技术研究与设计 | 第41-59页 |
| ·多路数据采样打包逻辑研究 | 第41-51页 |
| ·缓/中速信号采样控制时序逻辑设计 | 第41-47页 |
| ·高速信号及 PCM 采样控制时序逻辑设计 | 第47-49页 |
| ·多通道数据缓冲体系及打包逻辑设计 | 第49-51页 |
| ·高可靠性远程数据传输链路逻辑设计 | 第51-59页 |
| ·命令上传链路可靠性逻辑设计 | 第52-57页 |
| ·数据下传链路可靠性逻辑设计 | 第57-59页 |
| 5、系统性能测试 | 第59-63页 |
| ·高可靠性远程数据传输链路测试 | 第59-62页 |
| ·高速数据下传链路测试 | 第59-61页 |
| ·电流信号命令上传链路测试 | 第61-62页 |
| ·数据记录功能测试 | 第62-63页 |
| 6、结论与展望 | 第63-64页 |
| ·研究工作总结 | 第63页 |
| ·工作展望 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间发表的学术论文及所取得的研究成果 | 第67-68页 |
| 致谢 | 第68页 |