片上网络适配单元的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-18页 |
| ·片上系统设计领域所遇到的挑战 | 第10-11页 |
| ·片上网络为复杂SOC 设计提供解决方案 | 第11-12页 |
| ·片上网络国内外研究现状 | 第12-13页 |
| ·国际研究动态 | 第12-13页 |
| ·国内研究动态 | 第13页 |
| ·片上网络的主要研究内容 | 第13-16页 |
| ·片上网络通信协议 | 第14页 |
| ·片上网络拓扑结构 | 第14-15页 |
| ·片上网络关键组件的研究 | 第15-16页 |
| ·片上网络路由算法的研究 | 第16页 |
| ·课题背景与研究内容 | 第16-17页 |
| ·课题背景 | 第16页 |
| ·研究内容和贡献 | 第16-17页 |
| ·论文组织结构 | 第17-18页 |
| 第二章 片上网络体系结构 | 第18-30页 |
| ·片上网络体系结构概述 | 第18-19页 |
| ·片上网络关键组件 | 第19-22页 |
| ·片上网络适配单元 | 第19页 |
| ·片上网络路由单元 | 第19-22页 |
| ·基于包的数据交换方式 | 第22-24页 |
| ·GALS 系统架构 | 第24-25页 |
| ·服务管理 | 第25-26页 |
| ·虚拟通道 | 第26-28页 |
| ·路由算法 | 第28-30页 |
| 第三章 片上网络适配单元总体设计 | 第30-36页 |
| ·片上网络适配单元设计方案 | 第30-31页 |
| ·网络适配单元子模块划分 | 第31-33页 |
| ·定义数据包格式 | 第33-36页 |
| 第四章 片上网络适配单元子模块的设计与实现 | 第36-69页 |
| ·总线接口模块 | 第36-44页 |
| ·Avalon 总线特点 | 第37页 |
| ·Avalon 总线信号 | 第37-38页 |
| ·Avalon 从端口传输模式及典型时序 | 第38-42页 |
| ·总线接口模块设计与实现 | 第42-44页 |
| ·网络接口模块 | 第44-51页 |
| ·四相握手传输协议简介 | 第45页 |
| ·基于标准单元的GALS 接口电路 | 第45-49页 |
| ·信号同步器 | 第49-51页 |
| ·数据组包模块 | 第51-56页 |
| ·组包模块的数据源 | 第51-52页 |
| ·组包模块的结构及工作流程 | 第52-56页 |
| ·通道缓冲区及其管理模块 | 第56-61页 |
| ·通道缓冲区 | 第56-58页 |
| ·通道缓冲区管理模块的设计 | 第58-61页 |
| ·数据解包模块 | 第61-69页 |
| ·解包模块工作流程 | 第61-62页 |
| ·解包控制模块 | 第62-64页 |
| ·包负载处理模块 | 第64-65页 |
| ·BE 消息存储区动态分配方法 | 第65-69页 |
| 第五章 片上网络适配单元验证与性能分析 | 第69-87页 |
| ·片上网络适配单元验证方案 | 第69-74页 |
| ·验证流程 | 第69-70页 |
| ·验证层次 | 第70-71页 |
| ·验证平台 | 第71-74页 |
| ·片上网络适配单元验证过程及验证结果 | 第74-83页 |
| ·网络接口模块验证 | 第75-77页 |
| ·总线接口模块验证 | 第77-78页 |
| ·组包模块验证 | 第78-79页 |
| ·解包模块验证 | 第79-83页 |
| ·片上网络适配单元性能分析 | 第83-87页 |
| ·运行速度 | 第83页 |
| ·芯片面积消耗量 | 第83-84页 |
| ·包延迟 | 第84-85页 |
| ·数据吞吐率 | 第85-87页 |
| 结束语 | 第87-89页 |
| 参考文献 | 第89-92页 |
| 致谢 | 第92-93页 |
| 在学期间的研究成果及发表的学术论文 | 第93页 |