摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-12页 |
1.1 课题研究的背景及现状 | 第9-10页 |
1.2 课题的目的和意义 | 第10-11页 |
1.3 论文的主要内容 | 第11-12页 |
第2章 HDMI 技术 | 第12-22页 |
2.1 HDMI 总览 | 第12-14页 |
2.2 HDMI 接口的物理层概述 | 第14-15页 |
2.3 信号与编码 | 第15-20页 |
2.3.1 总览 | 第15-17页 |
2.3.2 操作模式 | 第17-20页 |
2.4 HDMI 视频 | 第20-22页 |
2.4.1 概述 | 第20页 |
2.4.2 HDMI 视频格式 | 第20-21页 |
2.4.3 视频控制信号:HSYNC,VSYNC | 第21页 |
2.4.4 像素编码要求 | 第21-22页 |
第3章 FPGA 技术简介 | 第22-32页 |
3.1 FPGA 的出现和发展 | 第22-23页 |
3.2 FPGA 基本原理 | 第23-24页 |
3.3 FPGA 的基本构架 | 第24-25页 |
3.4 FPGA 设计流程 | 第25-29页 |
3.4.1 电路功能设计 | 第25-26页 |
3.4.2 设计输入 | 第26-27页 |
3.4.3 功能仿真 | 第27页 |
3.4.4 设计综合 | 第27页 |
3.4.5 综合后仿真 | 第27-28页 |
3.4.6 设计实现 | 第28页 |
3.4.7 时序仿真 | 第28-29页 |
3.4.8 下载验证 | 第29页 |
3.5 FPGA 厂商及产品 | 第29-32页 |
3.5.1 ALTERA | 第29-30页 |
3.5.2 XILINX | 第30-32页 |
第4章 系统硬件设计 | 第32-48页 |
4.1 顶层设计 | 第32-33页 |
4.2 HDMI 接收端处理模块设计 | 第33-39页 |
4.2.1 ADV7612 简介 | 第33-35页 |
4.2.2 HDMI 接收端电路设计 | 第35-39页 |
4.3 HDMI 发射端处理模块设计 | 第39-42页 |
4.3.1 ADV7511 简介 | 第39-40页 |
4.3.2 HDMI 发射端电路设计 | 第40-42页 |
4.4 高速串/并转换电路设计 | 第42-44页 |
4.5 FPGA 接口模块设计 | 第44-47页 |
4.5.1 ADV7612 与 FPGA 的连接 | 第44-46页 |
4.5.2 FPGA 与 ADV7511 的连接 | 第46-47页 |
4.6 本章小结 | 第47-48页 |
第5章 系统软件设计 | 第48-61页 |
5.1 ISE 开发平台简介 | 第48-49页 |
5.1.1 ISE 软件的特点 | 第48-49页 |
5.1.2 ISE 功能简介 | 第49页 |
5.2 VHDL 语言简介 | 第49-51页 |
5.3 软件的顶层设计 | 第51页 |
5.4 软件的底层设计 | 第51-55页 |
5.4.1 HDMI 时序转化模块设计 | 第51-52页 |
5.4.2 3:1 并串/1:3 串并转换模块设计 | 第52-54页 |
5.4.3 复用/解复用模块设计 | 第54-55页 |
5.5 I2C 逻辑配置 | 第55-60页 |
5.5.1 I2C 总线介绍 | 第55-57页 |
5.5.2 AD7612 芯片 I2C 配置 | 第57-59页 |
5.5.3 AD7511 芯片 I2C 配置 | 第59-60页 |
5.6 本章小结 | 第60-61页 |
第6章 结论 | 第61-63页 |
参考文献 | 第63-66页 |
在学研究成果 | 第66-67页 |
致谢 | 第67页 |