DRM/DAB中模数转换器的设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-16页 |
1.1 课题背景与意义 | 第8-11页 |
1.1.1 DRM/DAB技术的背景和现状 | 第8-10页 |
1.1.2 模数转换器的应用背景和在系统中的意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 论文研究内容及意义 | 第12-13页 |
1.4 论文组织结构 | 第13-16页 |
第2章 模数转换器概述 | 第16-26页 |
2.1 模数转换器原理 | 第16-17页 |
2.1.1 前置滤波 | 第16页 |
2.1.2 采样保持 | 第16-17页 |
2.1.3 量化 | 第17页 |
2.1.4 编码 | 第17页 |
2.2 模数转换器性能指标 | 第17-19页 |
2.2.1 基本参数 | 第18页 |
2.2.2 静态参数 | 第18-19页 |
2.3 模数转换器分类 | 第19-24页 |
2.3.1 动态参数 | 第20-21页 |
2.3.2 并行比较模数转换器 | 第21-22页 |
2.3.3 流水线型模数转换器 | 第22页 |
2.3.4 增量总和模数转换器 | 第22-23页 |
2.3.5 逐次逼近型数模转换器 | 第23-24页 |
2.4 小结 | 第24-26页 |
第3章 SAR ADC系统级设计 | 第26-38页 |
3.1 SAR ADC概述 | 第26-31页 |
3.1.1 SAR ADC的工作原理 | 第26-27页 |
3.1.2 SAR ADC的结构分类 | 第27-30页 |
3.1.3 SAR ADC的性能指标及设计考虑 | 第30-31页 |
3.2 电荷型SAR ADC的各级指标分配 | 第31-35页 |
3.2.1 电荷型SAR ADC的时序选取 | 第31-33页 |
3.2.2 电容阵列模块 | 第33-34页 |
3.2.3 比较器 | 第34-35页 |
3.2.4 采样电路和自举开关 | 第35页 |
3.2.5 不交叠时钟 | 第35页 |
3.3 小结 | 第35-38页 |
第4章 SAR ADC模块电路设计 | 第38-52页 |
4.1 电容阵列模块 | 第38-44页 |
4.1.1 电容的类型 | 第38页 |
4.1.2 电容阵列的改进和电容值确定 | 第38-44页 |
4.2 比较器 | 第44-48页 |
4.2.1 多级比较器理论和锁存器级联 | 第44-45页 |
4.2.2 预放大器的设计仿真 | 第45页 |
4.2.3 高速锁存器 | 第45-47页 |
4.2.4 失调消除电路 | 第47-48页 |
4.3 采样电路和自举开关 | 第48-50页 |
4.4 不交叠时钟 | 第50页 |
4.5 小结 | 第50-52页 |
第5章 芯片设计版图与后仿真 | 第52-66页 |
5.1 版图设计 | 第52-60页 |
5.1.1 噪声干扰 | 第52页 |
5.1.2 版图的非理想效应 | 第52-53页 |
5.1.3 版图的设计布局 | 第53-60页 |
5.2 系统的后仿真 | 第60-64页 |
5.2.1 整体时序的仿真 | 第60-61页 |
5.2.2 DNL和INL的仿真 | 第61-62页 |
5.2.3 信噪比的仿真 | 第62-64页 |
5.3 小结 | 第64-66页 |
第6章 总结与展望 | 第66-68页 |
6.1 工作总结 | 第66页 |
6.2 工作展望 | 第66-68页 |
参考文献 | 第68-71页 |
附件: 攻读硕士学位期间发表的论文 | 第71-72页 |
致谢 | 第72页 |