首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

DRM/DAB中模数转换器的设计

摘要第4-5页
Abstract第5页
第1章 绪论第8-16页
    1.1 课题背景与意义第8-11页
        1.1.1 DRM/DAB技术的背景和现状第8-10页
        1.1.2 模数转换器的应用背景和在系统中的意义第10-11页
    1.2 国内外研究现状第11-12页
    1.3 论文研究内容及意义第12-13页
    1.4 论文组织结构第13-16页
第2章 模数转换器概述第16-26页
    2.1 模数转换器原理第16-17页
        2.1.1 前置滤波第16页
        2.1.2 采样保持第16-17页
        2.1.3 量化第17页
        2.1.4 编码第17页
    2.2 模数转换器性能指标第17-19页
        2.2.1 基本参数第18页
        2.2.2 静态参数第18-19页
    2.3 模数转换器分类第19-24页
        2.3.1 动态参数第20-21页
        2.3.2 并行比较模数转换器第21-22页
        2.3.3 流水线型模数转换器第22页
        2.3.4 增量总和模数转换器第22-23页
        2.3.5 逐次逼近型数模转换器第23-24页
    2.4 小结第24-26页
第3章 SAR ADC系统级设计第26-38页
    3.1 SAR ADC概述第26-31页
        3.1.1 SAR ADC的工作原理第26-27页
        3.1.2 SAR ADC的结构分类第27-30页
        3.1.3 SAR ADC的性能指标及设计考虑第30-31页
    3.2 电荷型SAR ADC的各级指标分配第31-35页
        3.2.1 电荷型SAR ADC的时序选取第31-33页
        3.2.2 电容阵列模块第33-34页
        3.2.3 比较器第34-35页
        3.2.4 采样电路和自举开关第35页
        3.2.5 不交叠时钟第35页
    3.3 小结第35-38页
第4章 SAR ADC模块电路设计第38-52页
    4.1 电容阵列模块第38-44页
        4.1.1 电容的类型第38页
        4.1.2 电容阵列的改进和电容值确定第38-44页
    4.2 比较器第44-48页
        4.2.1 多级比较器理论和锁存器级联第44-45页
        4.2.2 预放大器的设计仿真第45页
        4.2.3 高速锁存器第45-47页
        4.2.4 失调消除电路第47-48页
    4.3 采样电路和自举开关第48-50页
    4.4 不交叠时钟第50页
    4.5 小结第50-52页
第5章 芯片设计版图与后仿真第52-66页
    5.1 版图设计第52-60页
        5.1.1 噪声干扰第52页
        5.1.2 版图的非理想效应第52-53页
        5.1.3 版图的设计布局第53-60页
    5.2 系统的后仿真第60-64页
        5.2.1 整体时序的仿真第60-61页
        5.2.2 DNL和INL的仿真第61-62页
        5.2.3 信噪比的仿真第62-64页
    5.3 小结第64-66页
第6章 总结与展望第66-68页
    6.1 工作总结第66页
    6.2 工作展望第66-68页
参考文献第68-71页
附件: 攻读硕士学位期间发表的论文第71-72页
致谢第72页

论文共72页,点击 下载论文
上一篇:基于FPGA的LZ4无损压缩算法优化设计
下一篇:光子晶体编码液相芯片联合检测结直肠癌肿瘤标志物的研究