基于DM6467T的高清晰度相机硬件的设计与开发
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-14页 |
1.1 课题背景及研究的目的与意义 | 第9页 |
1.2 监控技术的发展历程 | 第9-11页 |
1.2.1 第一代模拟监控技术 | 第9-10页 |
1.2.2 第二代数字监控技术 | 第10页 |
1.2.3 第三代网络监控技术 | 第10-11页 |
1.3 国内外监控技术的研究现状 | 第11-13页 |
1.4 本文主要内容和章节结构 | 第13-14页 |
第2章 达芬奇平台 | 第14-20页 |
2.1 相机所用处理器以及系统服务的开通 | 第14-15页 |
2.2 关于达芬奇平台 | 第15-16页 |
2.3 相机所用的视频编码格式 | 第16-19页 |
2.4 本章小结 | 第19-20页 |
第3章 相机系统硬件设计 | 第20-31页 |
3.1 芯片选型 | 第20-21页 |
3.2 系统硬件总体设计 | 第21-22页 |
3.3 硬件电路最小系统 | 第22-25页 |
3.3.1 处理器核心电路设计 | 第22-23页 |
3.3.2 存储电路及串口通信电路设计 | 第23-24页 |
3.3.3 FPGA 及 CPLD 电路设计 | 第24-25页 |
3.4 功能电路设计 | 第25-27页 |
3.4.1 音视频处理电路设计 | 第25-26页 |
3.4.2 网络电路模块和 SD 卡电路模块设计 | 第26-27页 |
3.5 电源电路模块设计 | 第27-29页 |
3.5.1 电压体系 | 第27页 |
3.5.2 电源上电顺序 | 第27-29页 |
3.6 时钟模块设计 | 第29页 |
3.7 电路整体布局说明 | 第29-30页 |
3.8 本章小结 | 第30-31页 |
第4章 系统软件平台 | 第31-46页 |
4.1 系统软件整体框架 | 第31-32页 |
4.2 FPGA 与 CPLD 部分代码设计 | 第32页 |
4.3 系统软件开发平台的搭建 | 第32-35页 |
4.3.1 平台说明 | 第33页 |
4.3.2 平台套件安装 | 第33-35页 |
4.4 系统软件内核空间的开发 | 第35-41页 |
4.4.1 设备驱动程序 | 第36-37页 |
4.4.2 V4L2 与 VPIF 视频驱动 | 第37-40页 |
4.4.3 内核的编译与烧写 | 第40-41页 |
4.5 系统应用层程序设计 | 第41-45页 |
4.5.1 Codec Engine | 第42页 |
4.5.2 应用程序设计 | 第42-45页 |
4.6 本章小结 | 第45-46页 |
第5章 系统测试 | 第46-54页 |
5.1 系统电源模块测试 | 第46-47页 |
5.2 处理器外围电路的软件测试 | 第47-49页 |
5.2.1 DDR2 电路软件测试 | 第47-48页 |
5.2.2 FLASH 电路软件测试 | 第48页 |
5.2.3 UART 电路软件测试 | 第48-49页 |
5.3 内核烧录 | 第49-50页 |
5.4 相机系统软件平台测试 | 第50-51页 |
5.5 视频采集驱动测试 | 第51-52页 |
5.6 应用层软件的运行结果 | 第52-53页 |
5.7 本章小结 | 第53-54页 |
结论 | 第54-55页 |
参考文献 | 第55-60页 |
致谢 | 第60页 |