摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第12-18页 |
1.1 研究背景及意义 | 第12-14页 |
1.2 AES算法发展及研究现状 | 第14-16页 |
1.3 研究内容 | 第16页 |
1.4 论文章节安排 | 第16-18页 |
第二章 AES算法理论研究 | 第18-36页 |
2.1 相关的数学知识 | 第18-22页 |
2.1.1 有限域 | 第18-19页 |
2.1.2 有限域上的基本运算 | 第19-22页 |
2.2 AES算法原理 | 第22-29页 |
2.2.1 AES加密算法 | 第22-26页 |
2.2.2 密钥扩展 | 第26-27页 |
2.2.3 AES解密算法 | 第27-29页 |
2.3 AES算法工作模式 | 第29-33页 |
2.4 AES算法流水线结构 | 第33-35页 |
2.2.1 内部流水线结构 | 第33页 |
2.2.2 环展开结构 | 第33-34页 |
2.2.3 外部流水线结构 | 第34页 |
2.2.4 混合流水线结构 | 第34-35页 |
2.5 本章小结 | 第35-36页 |
第三章 AES算法的实现方法优化和硬件设计 | 第36-54页 |
3.1 AES算法的实现方法优化 | 第36-44页 |
3.1.1 字节替换和逆字节替换的实现方法优化 | 第36-41页 |
3.1.2 列混合/逆列混合实现方法的优化 | 第41-44页 |
3.2 AES算法硬件设计 | 第44-50页 |
3.2.1 AES算法设计方案 | 第44-45页 |
3.2.2 总体架构设计 | 第45-46页 |
3.2.3 AES算法各个模块设计 | 第46-50页 |
3.3 AES算法模块的功能仿真 | 第50-52页 |
3.3.1 字节替换和逆字节替换的功能仿真 | 第50-51页 |
3.3.2 列混合和逆列混合的功能仿真 | 第51页 |
3.3.3 密钥扩展的功能仿真 | 第51-52页 |
3.4 本章小结 | 第52-54页 |
第四章 AES算法功能仿真和性能分析 | 第54-62页 |
4.1 硬件平台介绍 | 第54-56页 |
4.2 AES算法功能仿真 | 第56-59页 |
4.2.1 128 位密钥长度的AES算法功能仿真测试 | 第56-57页 |
4.2.2 192 位密钥长度的AES算法功能仿真测试 | 第57-58页 |
4.2.3 256 位密钥长度的AES算法功能仿真测试 | 第58-59页 |
4.3 AES算法综合后性能分析 | 第59-60页 |
4.4 本章小结 | 第60-62页 |
第五章 总结与展望 | 第62-64页 |
5.1 本文工作总结 | 第62页 |
5.2 下一步工作计划 | 第62-64页 |
致谢 | 第64-66页 |
参考文献 | 第66-70页 |
作者简历 | 第70页 |