无线ATM中继接口设备
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 引言 | 第9-14页 |
1.1 课题任务简介 | 第10-12页 |
1.1.1 项目来源 | 第10页 |
1.1.2 课题背景 | 第10页 |
1.1.3 研究目的 | 第10-11页 |
1.1.4 发展动向和研究意义 | 第11-12页 |
1.2 研究内容 | 第12-13页 |
1.2.1 本课题的研究内容 | 第12-13页 |
1.2.2 主要性能指标要求 | 第13页 |
1.3 论文的组织 | 第13-14页 |
第二章 ATM技术介绍 | 第14-22页 |
2.1 ATM技术概述 | 第14-17页 |
2.2 ATM分层结构 | 第17-18页 |
2.3 ATM适配层技术 | 第18-20页 |
2.4 ATM技术的特点 | 第20-22页 |
第三章 设备实现方案分析论证 | 第22-40页 |
3.1 在线数据分发和管理模式 | 第23-25页 |
3.1.1 数据分发模式 | 第23-24页 |
3.1.2 管理模式 | 第24-25页 |
3.2 传输通道分析 | 第25-27页 |
3.2.1 信令通道方式 | 第25-26页 |
3.2.2 业务通道方式 | 第26-27页 |
3.2.3 传输通道的选择 | 第27页 |
3.3 设备实现方案分析 | 第27-40页 |
3.3.1 中继接.电气参数 | 第27-30页 |
3.3.2 无线ATM接.信元格式 | 第30-31页 |
3.3.3 无线ATM接. AAL2信元格式 | 第31-33页 |
3.3.4 无线ATM接. AAL5信元格式 | 第33-36页 |
3.3.5 管理分组数据包格式 | 第36-37页 |
3.3.6 设备实现方案 | 第37-40页 |
第四章 设备实施方案介绍 | 第40-57页 |
4.1 设备硬件设计方案 | 第40-43页 |
4.1.1 硬件功能单元的组成 | 第40-42页 |
4.1.2 线路接.单元 | 第42页 |
4.1.3 ATM信元处理单元 | 第42-43页 |
4.1.4 通用处理器单元 | 第43页 |
4.1.5 数字信号处理器单元 | 第43页 |
4.2 FPGA设计 | 第43-51页 |
4.2.1 线路接.模块的设计 | 第44-46页 |
4.2.2 信元分复接模块的设计 | 第46-47页 |
4.2.3 AAL2信元收发模块的设计 | 第47-49页 |
4.2.4 AAL5信元收发模块的设计 | 第49-51页 |
4.2.5 辅助功能模块的设计 | 第51页 |
4.3 DSP软件设计 | 第51-52页 |
4.3.1 数据接收处理流程 | 第51-52页 |
4.3.2 数据发送处理流程 | 第52页 |
4.4 功能和性能测试 | 第52-57页 |
4.4.1 测试环境和测试方法 | 第52-53页 |
4.4.2 数据分发时间开销 | 第53-54页 |
4.4.3 远程查询 | 第54页 |
4.4.4 远程测试 | 第54-55页 |
4.4.5 参数配置 | 第55页 |
4.4.6 管理设备号码配置 | 第55-56页 |
4.4.7 测试结论 | 第56-57页 |
第五章 结论 | 第57-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-61页 |
个人简历 | 第61-62页 |
工作介绍 | 第62-63页 |