摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-17页 |
1.1 课题研究内容及意义 | 第8-9页 |
1.2 TD-LTE下行通信系统简介 | 第9-14页 |
1.2.1 物理层帧结构 | 第9-11页 |
1.2.2 无线帧的时频资源 | 第11-12页 |
1.2.3 正交频分复用(OFDM)基带模型 | 第12-13页 |
1.2.4 多输入多输出(MIMO)技术 | 第13-14页 |
1.3 GPP平台程序性能优化简介 | 第14-15页 |
1.4 论文主要工作及章节安排 | 第15-17页 |
第二章 TD-LTE下行接收链路的设计与实现 | 第17-37页 |
2.1 TD-LTE下行接收链路介绍 | 第17-20页 |
2.1.1 物理层下行信号 | 第17-18页 |
2.1.2 下行物理信道 | 第18-20页 |
2.2 TD-LTE下行接收链路设计 | 第20-26页 |
2.2.1 TD-LTE下行接收链路整体框架设计 | 第21-23页 |
2.2.2 TD-LTE下行接收链路模块设计 | 第23-26页 |
2.3 TD-LTE下行接收链路模块实现 | 第26-36页 |
2.3.1 小区搜索的时频同步模块 | 第26-30页 |
2.3.2 自动增益放大(AGC) | 第30-31页 |
2.3.3 解前端 | 第31页 |
2.3.4 信道估计 | 第31-32页 |
2.3.5 信道均衡 | 第32页 |
2.3.6 解资源映射 | 第32-34页 |
2.3.7 PBCH链路处理 | 第34-35页 |
2.3.8 PCFICH链路处理 | 第35页 |
2.3.9 PHICH链路处理 | 第35-36页 |
2.3.10 PDSCH链路处理 | 第36页 |
2.4 本章小结 | 第36-37页 |
第三章 GPP平台性能优化方法 | 第37-53页 |
3.1 编译器优化 | 第38页 |
3.2 SISD指令优化 | 第38-46页 |
3.2.1 减少分支预测 | 第40-42页 |
3.2.2 循环展开 | 第42-44页 |
3.2.3 流水线技术 | 第44-46页 |
3.3 SIMD指令优化 | 第46-50页 |
3.3.1 SSE/SSE2/SSE3指令集 | 第47-49页 |
3.3.2 数据对齐 | 第49页 |
3.3.3 Intel IPP库的使用 | 第49-50页 |
3.4 向量寄存器部分重用优化 | 第50-52页 |
3.6 本章小结 | 第52-53页 |
第四章 TD-LTE下行接收链路的优化 | 第53-79页 |
4.1 GPP平台性能优化的基本思路 | 第54-55页 |
4.2 GPP平台性能优化工具 | 第55-61页 |
4.2.1 统计运行时间 | 第55-56页 |
4.2.2 性能分析工具Vtune | 第56-61页 |
4.2.3 版本管理工具Git | 第61页 |
4.3 TD-LTE下行接收链路的优化过程 | 第61-78页 |
4.3.1 编译器优化 | 第61-63页 |
4.3.2 小区搜索同步捕获模块优化 | 第63-70页 |
4.3.3 解PDSCH链路的Gold码生成模块优化 | 第70-72页 |
4.3.4 解PDSCH链路的Turbo译码优化 | 第72-78页 |
4.4 本章小结 | 第78-79页 |
第五章 TD-LTE下行接收链路优化方案总结 | 第79-85页 |
5.1 TD-LTE下行接收链路优化结果分析 | 第79-83页 |
5.1.1 优化方法总结 | 第79-81页 |
5.1.2 最终优化结果 | 第81页 |
5.1.3 最终优化结果分析 | 第81-83页 |
5.2 TD-LTE下行接收链路优化方案 | 第83-85页 |
第六章 总结与展望 | 第85-86页 |
参考文献 | 第86-89页 |
致谢 | 第89页 |