首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

高吞吐率定制化的FPGA片上网络实现

摘要第4-5页
Abstract第5页
第一章 绪论第8-14页
    1.1 课题背景第8-9页
    1.2 国内外研究现状第9-11页
    1.3 课题研究意义第11-13页
    1.4 论文主要工作和结构安排第13-14页
第二章 片上网络概述第14-26页
    2.1 拓扑结构第14-17页
        2.1.1 环状第15页
        2.1.2 网状第15-16页
        2.1.3 环面状第16页
        2.1.4 三种拓扑结构对比第16-17页
    2.2 路由算法第17-20页
        2.2.1 确定性路由第18页
        2.2.2 随机路由第18-19页
        2.2.3 自适应路由第19-20页
    2.3 流控制第20-24页
        2.3.1 存储转发第20-21页
        2.3.2 虚切入第21-22页
        2.3.3 虫洞第22页
        2.3.4 虚拟通道第22-24页
    2.4 典型架构第24-26页
第三章 片上网络架构设计第26-47页
    3.1 路由器架构第26-29页
        3.1.1 分配模块微架构第27-28页
        3.1.2 仲裁模块微架构第28-29页
    3.2 缓存配置探索第29-33页
        3.2.1 输入缓存第30-31页
        3.2.2 通道缓存第31-33页
    3.3 流控制改进第33-35页
    3.4 路由算法设计第35-37页
        3.4.1 XY路由算法设计第35-36页
        3.4.2 西优先路由算法设计第36-37页
    3.5 仲裁机制设计第37-39页
        3.5.1 固定优先级仲裁设计第37-38页
        3.5.2 轮询仲裁设计第38-39页
    3.6 定制化设计第39-41页
        3.6.1 分配模块定制化设计第39-40页
        3.6.2 仲裁模块定制化设计第40-41页
        3.6.3 定制化设计的一般方法第41页
    3.7 测试平台搭建第41-47页
        3.7.1 数据包的结构第42页
        3.7.2 终端模块设计第42-45页
        3.7.3 片上网络性能测试程序设计第45-47页
第四章 缓存优化算法研究第47-59页
    4.1 线性优化算法第47-54页
        4.1.1 推导数据量公式的方法第48-50页
        4.1.2 推导数据量公式的实例第50-53页
        4.1.3 线性优化算法程序设计第53-54页
    4.2 迭代优化算法第54-59页
        4.2.1 迭代法的初始解第55页
        4.2.2 搜索关键缓存的方法第55-57页
        4.2.3 迭代停止条件的设计第57-59页
第五章 实验结果分析第59-70页
    5.1 路由器资源和速度评估第59-62页
    5.2 片上网络性能评估第62-66页
    5.3 缓存优化算法评估第66-70页
第六章 总结与展望第70-71页
    6.1 总结第70页
    6.2 展望第70-71页
参考文献第71-75页
发表论文和参加科研情况说明第75-76页
致谢第76-77页

论文共77页,点击 下载论文
上一篇:直流电源变换器功能测试系统的设计与实现
下一篇:基于UHF RFID技术的无线脉搏血氧监测系统