高吞吐率定制化的FPGA片上网络实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 课题背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 课题研究意义 | 第11-13页 |
1.4 论文主要工作和结构安排 | 第13-14页 |
第二章 片上网络概述 | 第14-26页 |
2.1 拓扑结构 | 第14-17页 |
2.1.1 环状 | 第15页 |
2.1.2 网状 | 第15-16页 |
2.1.3 环面状 | 第16页 |
2.1.4 三种拓扑结构对比 | 第16-17页 |
2.2 路由算法 | 第17-20页 |
2.2.1 确定性路由 | 第18页 |
2.2.2 随机路由 | 第18-19页 |
2.2.3 自适应路由 | 第19-20页 |
2.3 流控制 | 第20-24页 |
2.3.1 存储转发 | 第20-21页 |
2.3.2 虚切入 | 第21-22页 |
2.3.3 虫洞 | 第22页 |
2.3.4 虚拟通道 | 第22-24页 |
2.4 典型架构 | 第24-26页 |
第三章 片上网络架构设计 | 第26-47页 |
3.1 路由器架构 | 第26-29页 |
3.1.1 分配模块微架构 | 第27-28页 |
3.1.2 仲裁模块微架构 | 第28-29页 |
3.2 缓存配置探索 | 第29-33页 |
3.2.1 输入缓存 | 第30-31页 |
3.2.2 通道缓存 | 第31-33页 |
3.3 流控制改进 | 第33-35页 |
3.4 路由算法设计 | 第35-37页 |
3.4.1 XY路由算法设计 | 第35-36页 |
3.4.2 西优先路由算法设计 | 第36-37页 |
3.5 仲裁机制设计 | 第37-39页 |
3.5.1 固定优先级仲裁设计 | 第37-38页 |
3.5.2 轮询仲裁设计 | 第38-39页 |
3.6 定制化设计 | 第39-41页 |
3.6.1 分配模块定制化设计 | 第39-40页 |
3.6.2 仲裁模块定制化设计 | 第40-41页 |
3.6.3 定制化设计的一般方法 | 第41页 |
3.7 测试平台搭建 | 第41-47页 |
3.7.1 数据包的结构 | 第42页 |
3.7.2 终端模块设计 | 第42-45页 |
3.7.3 片上网络性能测试程序设计 | 第45-47页 |
第四章 缓存优化算法研究 | 第47-59页 |
4.1 线性优化算法 | 第47-54页 |
4.1.1 推导数据量公式的方法 | 第48-50页 |
4.1.2 推导数据量公式的实例 | 第50-53页 |
4.1.3 线性优化算法程序设计 | 第53-54页 |
4.2 迭代优化算法 | 第54-59页 |
4.2.1 迭代法的初始解 | 第55页 |
4.2.2 搜索关键缓存的方法 | 第55-57页 |
4.2.3 迭代停止条件的设计 | 第57-59页 |
第五章 实验结果分析 | 第59-70页 |
5.1 路由器资源和速度评估 | 第59-62页 |
5.2 片上网络性能评估 | 第62-66页 |
5.3 缓存优化算法评估 | 第66-70页 |
第六章 总结与展望 | 第70-71页 |
6.1 总结 | 第70页 |
6.2 展望 | 第70-71页 |
参考文献 | 第71-75页 |
发表论文和参加科研情况说明 | 第75-76页 |
致谢 | 第76-77页 |