便携式综合虚拟测试仪的研究与开发
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
1 绪论 | 第8-14页 |
·研究的背景及意义 | 第8页 |
·虚拟仪器的发展及现状 | 第8-11页 |
·虚拟仪器的发展史 | 第8-10页 |
·虚拟仪器的研究现状 | 第10-11页 |
·本文研究内容 | 第11-14页 |
2 系统总体设计方案 | 第14-22页 |
·系统设计要求 | 第14页 |
·系统结构设计 | 第14-17页 |
·系统总体结构 | 第14-15页 |
·系统硬件结构 | 第15-16页 |
·系统的软件结构 | 第16-17页 |
·主要器件选型 | 第17-19页 |
·主控单元的选择 | 第17-18页 |
·时序控制芯片的选择 | 第18-19页 |
·软件平台选择 | 第19-20页 |
·系统运行环境 | 第19-20页 |
·仪器界面开发环境 | 第20页 |
·CPLD开发环境 | 第20页 |
·本章小结 | 第20-22页 |
3 虚拟示波器的设计与实现 | 第22-50页 |
·硬件设计 | 第22-31页 |
·A/D芯片选择 | 第22-23页 |
·示波器硬件电路设计 | 第23页 |
·调理电路 | 第23-27页 |
·A/D转换与时序控制电路 | 第27-31页 |
·软件设计 | 第31-49页 |
·CPLD时序设计 | 第31-34页 |
·驱动程序设计 | 第34-40页 |
·界面开发 | 第40-49页 |
·本章小结 | 第49-50页 |
4 虚拟逻辑分析仪软硬件设计 | 第50-58页 |
·硬件设计 | 第50-54页 |
·信号输入/调理电路 | 第51-52页 |
·触发及时序控制电路 | 第52-54页 |
·软件设计 | 第54-56页 |
·CPLD程序设计 | 第54-56页 |
·驱动程序设计 | 第56页 |
·本章小结 | 第56-58页 |
5 虚拟波形发生器软硬件设计 | 第58-68页 |
·硬件设计 | 第58-65页 |
·硬件选型 | 第59页 |
·波形发生器硬件电路设计 | 第59-60页 |
·时序控制及D/A转换电路 | 第60-61页 |
·信号调理/输出电路 | 第61-65页 |
·软件设计 | 第65-67页 |
·CPLD程序设计 | 第65-67页 |
·驱动程序设计 | 第67页 |
·本章小结 | 第67-68页 |
6 系统软硬件调试 | 第68-79页 |
·电路板制作 | 第68-71页 |
·元器件布局 | 第68页 |
·器件布线 | 第68-71页 |
·系统硬件调试 | 第71-72页 |
·硬件调试方法 | 第71页 |
·硬件调试工作 | 第71-72页 |
·硬件调试总结 | 第72页 |
·系统软件调试 | 第72-78页 |
·时序程序调试 | 第72-74页 |
·驱动程序调试 | 第74-75页 |
·界面调试 | 第75-77页 |
·软件调试总结 | 第77-78页 |
·本章小结 | 第78-79页 |
7 总结与展望 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |