基于DW8051平台的MPU模块设计与验证
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
图形目录 | 第10-12页 |
表格目录 | 第12-13页 |
第一章绪论 | 第13-17页 |
·课题背景与研究意义 | 第13-14页 |
·发展现状 | 第14-15页 |
·论文研究内容和结构安排 | 第15-17页 |
·论文研究内容 | 第15-16页 |
·结构安排 | 第16-17页 |
第二章 存储管理与存储保护技术介绍 | 第17-28页 |
·内存管理简介 | 第17-23页 |
·X86 架构内存管理简介 | 第17-21页 |
·ARM 架构内存管理简介 | 第21-23页 |
·存储保护简介 | 第23-27页 |
·X86 架构的存储保护 | 第23-24页 |
·ARM 架构的存储保护 | 第24-27页 |
·本章小结 | 第27-28页 |
第三章 存储保护单元模块的设计 | 第28-54页 |
·DW8051 单片机简介 | 第28-31页 |
·DW8051 单片机的主要特性 | 第28-29页 |
·DW8051 单片机的架构 | 第29-30页 |
·DW8051 单片机的存储组织 | 第30-31页 |
·系统总体架构 | 第31-32页 |
·功能划分 | 第32-34页 |
·存储空间扩展 | 第32-34页 |
·存储保护单元模块功能特性 | 第34页 |
·接口定义 | 第34-35页 |
·寄存器定义 | 第35-38页 |
·控制寄存器MPUCR | 第36页 |
·状态寄存器MPUSR | 第36-37页 |
·外部ROM 分区选择寄存器MPURORR | 第37页 |
·外部RAM 分区选择寄存器MPURARR | 第37-38页 |
·外部ROM 分区GID 寄存器MPUGIDR | 第38页 |
·模块设计描述 | 第38-52页 |
·模块总体结构 | 第38-39页 |
·特殊功能寄存器总线(sfr_bus)接口模块 | 第39-43页 |
·MPU 功能引擎模块 | 第43-47页 |
·存储总线(mem_bus)接口模块 | 第47-52页 |
·数据通路与工作流程 | 第52-53页 |
·本章小结 | 第53-54页 |
第四章 存储保护单元模块的验证 | 第54-86页 |
·软硬件协同验证 | 第54-55页 |
·KEIL 开发环境简介 | 第55-56页 |
·CODE BANKING 功能 | 第56-65页 |
·code banking 简介 | 第56-57页 |
·code banking 配置 | 第57-62页 |
·应用举例 | 第62-65页 |
·VMM 验证方法学简介 | 第65-70页 |
·System Verilog 语言 | 第65-66页 |
·VMM 方法学简介 | 第66-70页 |
·功能验证 | 第70-72页 |
·验证平台搭建 | 第70-71页 |
·功能验证 | 第71-72页 |
·FPGA 验证 | 第72-77页 |
·FPGA 流程简介 | 第73-74页 |
·MPU 模块的FPGA 验证 | 第74-77页 |
·ASIC 逻辑综合 | 第77-84页 |
·综合环境 | 第78-79页 |
·文件读取 | 第79页 |
·设计约束 | 第79-81页 |
·生成综合结果 | 第81页 |
·生成综合报告 | 第81-84页 |
·形式验证 | 第84-85页 |
·本章小结 | 第85-86页 |
第五章 总结与展望 | 第86-88页 |
·主要结论 | 第86-87页 |
·研究展望 | 第87-88页 |
参考文献 | 第88-90页 |
DC 综合时序报告(附录1) | 第90-93页 |
PERL 脚本代码(附录2) | 第93-95页 |
致谢 | 第95-96页 |
攻读硕士学位期间已发表或录用的论文 | 第96-98页 |