FPGA测试系统的研究与设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·课题研究背景及意义 | 第7-9页 |
·国内外研究现状 | 第9-10页 |
·本文主要工作及内容安排 | 第10-13页 |
第二章 测试系统总体方案设计 | 第13-23页 |
·自动测试设备平台介绍 | 第13-16页 |
·J750测试机台简介 | 第13页 |
·J750测试机台硬件架构 | 第13-15页 |
·J750测试机台软件介绍 | 第15-16页 |
·硬件平台方案选择 | 第16-19页 |
·存储介质的选择 | 第16-17页 |
·配置数据下载方式选择 | 第17-18页 |
·待测器件的配置方式选择 | 第18-19页 |
·主控方案选择 | 第19页 |
·系统的原理框图 | 第19-20页 |
·系统的工作流程 | 第20-21页 |
·本章小结 | 第21-23页 |
第三章 测试系统的硬件设计 | 第23-43页 |
·硬件电路的整体设计 | 第23-24页 |
·测试板 | 第24-28页 |
·SlecteMAP配置模式 | 第24-25页 |
·FPGA封装与测试插座 | 第25-26页 |
·测试板的硬件设计 | 第26-28页 |
·配置板 | 第28-41页 |
·控制器件介绍 | 第28-30页 |
·配置板的硬件总体设计 | 第30-31页 |
·控制FPGA配置模块 | 第31-33页 |
·时钟模块 | 第33-34页 |
·存储模块 | 第34-36页 |
·上位机通信模块 | 第36-38页 |
·电源模块 | 第38-39页 |
·PCB设计 | 第39-41页 |
·本章小结 | 第41-43页 |
第四章 测试系统的逻辑设计 | 第43-63页 |
·逻辑总体设计 | 第43-44页 |
·JTAG接口 | 第44-51页 |
·JTAG工作原理 | 第44-48页 |
·配置存储器的JTAG接口 | 第48-49页 |
·自定义的JTAG接口 | 第49-51页 |
·RS-232C接口 | 第51-54页 |
·UART通信原理 | 第51-52页 |
·UART的设计 | 第52-53页 |
·译码控制逻辑设计 | 第53-54页 |
·FLASH控制器 | 第54-58页 |
·FLASH存储器命令 | 第55-56页 |
·FLASH控制器实现 | 第56-58页 |
·烧写控制 | 第58-60页 |
·配置控制 | 第60-62页 |
·本章小结 | 第62-63页 |
第五章 测试系统的软件环境 | 第63-67页 |
·上位机软件环境 | 第63-65页 |
·配置文件的制作 | 第63-64页 |
·配置文件的下载 | 第64-65页 |
·测试系统性能实测 | 第65-66页 |
·下载性能 | 第65-66页 |
·配置性能 | 第66页 |
·本章小结 | 第66-67页 |
第六章 总结和展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |
研究成果 | 第73页 |