| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第一章 引言 | 第8-15页 |
| ·课题研究背景 | 第8-13页 |
| ·分组交换网性能的测量 | 第8-9页 |
| ·城域网面临的挑战和O-RPR的提出 | 第9-11页 |
| ·O-RPR试验网 | 第11-13页 |
| ·本课题研究意义及目的 | 第13页 |
| ·本人的主要工作 | 第13-14页 |
| ·本章小结 | 第14-15页 |
| 第二章 可编程逻辑器件 | 第15-23页 |
| ·EDA技术 | 第15-17页 |
| ·FPGA/CPLD概述 | 第17-19页 |
| ·FPGA/CPLD的优越性 | 第17页 |
| ·CPLD的器件结构 | 第17-18页 |
| ·FPGA的器件结构 | 第18-19页 |
| ·硬件描述语言 | 第19-20页 |
| ·FPGA开发环境 | 第20页 |
| ·FPGA的开发流程 | 第20-21页 |
| ·FPGA设计的指导原则 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 2.5Gbps光上路源硬件平台的研制 | 第23-43页 |
| ·光上路源的整体方案设计 | 第23-24页 |
| ·可变包长电信号源的研制 | 第24-31页 |
| ·FPGA的选择 | 第24-28页 |
| ·电平变换芯片的选择 | 第28-30页 |
| ·并串变换芯片的选择 | 第30-31页 |
| ·激光器驱动电路的研制 | 第31-38页 |
| ·激光器驱动电路原理及分类 | 第31-33页 |
| ·电感耦合驱动电路 | 第33-38页 |
| ·激光器的选择 | 第38-41页 |
| ·高速电路板设计中的注意问题及处理方法 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 2.5Gbps泊松分布数据流在FPGA中的产生 | 第43-50页 |
| ·数据流模型的建立 | 第43-45页 |
| ·泊松流建立的基础 | 第43页 |
| ·伪随机序列 | 第43-45页 |
| ·上路源数据帧发生在FPGA中的具体实现 | 第45-49页 |
| ·数据帧产生程序的结构设计 | 第45-46页 |
| ·程序设计中的关键问题 | 第46-48页 |
| ·仿真结果 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 上路源调试及与光接收单元的联调 | 第50-61页 |
| ·上路源部分调试 | 第50-53页 |
| ·电信号调试 | 第50-52页 |
| ·光信号调试 | 第52-53页 |
| ·上路源与接收单元联调 | 第53-60页 |
| ·联调系统结构 | 第53-54页 |
| ·数据帧接收的实现 | 第54-57页 |
| ·与接收单元联调结果 | 第57-60页 |
| ·本章小结 | 第60-61页 |
| 第六章 工作展望 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 作者简历 | 第64页 |