基于随机逻辑的A/D转换器设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪言 | 第7-13页 |
| ·引言 | 第7页 |
| ·课题背景和意义 | 第7-11页 |
| ·本文的主要工作 | 第11页 |
| ·本文的结构安排 | 第11-12页 |
| ·本章小结 | 第12-13页 |
| 第二章 基于随机逻辑ADC的算法和结构 | 第13-22页 |
| ·随机逻辑理论简介 | 第13-14页 |
| ·随机脉冲序列的产生 | 第14-15页 |
| ·随机DAC和ADC的算法分析 | 第15-19页 |
| ·随机脉冲序列的谱密度分析 | 第15-17页 |
| ·改进算法 | 第17-18页 |
| ·低通滤波器设计 | 第18-19页 |
| ·电路结构 | 第19-21页 |
| ·DAC的电路结构 | 第19-20页 |
| ·ADC的电路结构 | 第20-21页 |
| ·本章小节 | 第21-22页 |
| 第三章 准数字化ADC的PLD实现 | 第22-38页 |
| ·引言 | 第22页 |
| ·可编程逻辑器件简介 | 第22-24页 |
| ·EDA开发工具简介 | 第24-26页 |
| ·Max+PlusⅡ概述 | 第24-25页 |
| ·VHDL简介 | 第25-26页 |
| ·DAC的PLD实现 | 第26-29页 |
| ·关键问题 | 第26-27页 |
| ·PLD实现 | 第27-28页 |
| ·DAC的MAX+PLUS Ⅱ仿真 | 第28-29页 |
| ·硬件验证 | 第29页 |
| ·ADC的PLD实现 | 第29-35页 |
| ·关键问题 | 第30页 |
| ·PLD实现 | 第30-34页 |
| ·ADC的MAX+PLUS Ⅱ仿真 | 第34-35页 |
| ·硬件验证 | 第35页 |
| ·提高转换速度的途径 | 第35-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 基于FPGA的硬件电路设计 | 第38-50页 |
| ·FPGA芯片选型 | 第38-40页 |
| ·FPGA结构 | 第38-39页 |
| ·FPGA芯片选择 | 第39页 |
| ·FLEX10K器件特点 | 第39-40页 |
| ·原理图设计 | 第40-48页 |
| ·时钟电路设计 | 第41-42页 |
| ·输出显示电路设计 | 第42-44页 |
| ·开关量输入电路设计 | 第44-45页 |
| ·电源电路设计 | 第45-46页 |
| ·配置电路设计 | 第46-47页 |
| ·模拟输入电路设计 | 第47-48页 |
| ·ADC验证板原理图 | 第48页 |
| ·PCB设计 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 结束语 | 第50-51页 |
| 致谢 | 第51-52页 |
| 参考文献 | 第52-56页 |
| 附录1:攻读硕士学位期间发表的论文 | 第56-57页 |
| 附录2:随机ADC的VHDL源程序 | 第57-60页 |
| 附录3:基于FPGA的系统原理图 | 第60-61页 |
| 附录4:基于FPGA的系统电路板 | 第61页 |