摘要 | 第1-3页 |
Abstract | 第3-6页 |
一 绪论 | 第6-9页 |
·智能交通系统概述 | 第6页 |
·交通信息的采集系统 | 第6-9页 |
·各种交通检测系统的比较 | 第6-8页 |
·基于视觉的交通监测系统的发展 | 第8-9页 |
二 系统概述 | 第9-13页 |
·设计指导思想 | 第9-10页 |
·系统框图 | 第10-12页 |
·本人承担工作 | 第12-13页 |
三 网络传输模块设计 | 第13-38页 |
·前端微控制器 LPC2214介绍 | 第13-14页 |
·LPC2214配置 | 第14-18页 |
·存储器映射控制 | 第14页 |
·PLL锁相环设置 | 第14-16页 |
·向量中断控制器配置 | 第16页 |
·外部中断配置 | 第16页 |
·存储器加速模块设置(MAM) | 第16-17页 |
·管脚连接模块配置 | 第17页 |
·外部存储器控制器(EMC) | 第17-18页 |
·定时器配置 | 第18页 |
·网络芯片 LAN9115介绍 | 第18-24页 |
·LAN9115初始化配置 | 第19-21页 |
·LAN9115底层驱动编写 | 第21-24页 |
·LAN9115存储器空间 | 第21-22页 |
·发送数据包操作 | 第22-24页 |
·接受数据包 | 第24页 |
·数据传输 | 第24-31页 |
·TCP/IP网络传输协议 | 第24-25页 |
·地址解析协议 | 第25-27页 |
·网际协议 | 第27-29页 |
·用户数据报协议 | 第29-31页 |
·PC端Server设计 | 第31-35页 |
·Socket网络编程 | 第31-32页 |
·套接字的分类 | 第32-33页 |
·基于 MFC CSocket类的客户/服务器应用程序 | 第33-34页 |
·程序界面 | 第34-35页 |
·EtherPeek NX网络模拟 | 第35-38页 |
四 图像缓存模块设计 | 第38-63页 |
·同步动态随机存储器 SDRAM | 第38-45页 |
·随机存储器概述 | 第38页 |
·SDRAM的结构和工作原理 | 第38-45页 |
·SDRAM的基本结构 | 第38-39页 |
·DRSDRAM的基本操作与工作时序 | 第39-45页 |
·本系统使用的 SDRAM | 第45页 |
·Verilog数字系统设计 | 第45-47页 |
·Verilog HDL介绍 | 第45-46页 |
·采用 Verilog HDL设计复杂数字电路的优点 | 第46页 |
·Verilog设计流程简介 | 第46页 |
·本系统使用的 FPGA | 第46-47页 |
·设计思想 | 第47-59页 |
·CTRL模块 | 第48-54页 |
·状态机转换 | 第49-54页 |
·SDRAM的初始化状态机 | 第49-51页 |
·读写操作状态机 | 第51-53页 |
·自刷新信号的产生 | 第53-54页 |
·Signal模块 | 第54-57页 |
·Data模块 | 第57页 |
·SDRAM操作模块 | 第57-59页 |
·时序仿真 | 第59-63页 |
·仿真平台介绍 | 第59页 |
·时序仿真 | 第59页 |
·仿真波形 | 第59-63页 |
·SDRAM初始化仿真 | 第60页 |
·写操作仿真 | 第60-62页 |
·读操作仿真 | 第62-63页 |
五 图像处理模块设计 | 第63-72页 |
·DSP及其外围设备 | 第63-66页 |
·TMS320C6000系列 DSP介绍 | 第63-64页 |
·TMS320DM642芯片介绍 | 第64-66页 |
·DSP芯片配置 | 第66-69页 |
·时钟和 PLL设置 | 第67页 |
·Endian模式选择 | 第67页 |
·Bootload选择 | 第67-68页 |
·Memory Map选择 | 第68页 |
·外设时钟配置 | 第68-69页 |
·PCI配置 | 第69页 |
·DSP外部存储器以及周边设备 | 第69-71页 |
·处理模块工作流程设计 | 第71-72页 |
六 总结与展望 | 第72-73页 |
参考文献 | 第73-75页 |
致谢 | 第75页 |