高可靠性并行异构多核系统的优化与设计
中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.2.1 多核系统与MPSoC | 第9-10页 |
1.2.2 非易失性内存 | 第10页 |
1.2.3 容错技术 | 第10-11页 |
1.3 研究目的与意义 | 第11-12页 |
1.4 本文研究内容与贡献 | 第12-13页 |
1.5 本文组织安排 | 第13-14页 |
2 相关背景知识 | 第14-22页 |
2.1 多核处理器 | 第14-15页 |
2.2 非易失性内存 | 第15-18页 |
2.3 流水线技术 | 第18-20页 |
2.4 检查点恢复技术 | 第20-22页 |
3 系统模型与问题定义 | 第22-29页 |
3.1 应用模型 | 第22-23页 |
3.2 架构模型 | 第23-24页 |
3.3 应用分割 | 第24-26页 |
3.4 核心分配 | 第26-27页 |
3.5 检查点放置 | 第27页 |
3.6 系统代价 | 第27页 |
3.7 迭代周期 | 第27-28页 |
3.8 问题定义 | 第28页 |
3.9 本章小结 | 第28-29页 |
4 问题建模 | 第29-35页 |
4.1 应用分割与核心分配 | 第29-31页 |
4.2 检查点放置 | 第31-32页 |
4.3 时间约束 | 第32-33页 |
4.4 目标函数 | 第33-34页 |
4.5 本章小结 | 第34-35页 |
5 最优算法 | 第35-41页 |
5.1 定理 | 第35-36页 |
5.2 算法 | 第36-40页 |
5.3 本章小结 | 第40-41页 |
6 实验结果 | 第41-47页 |
6.1 实验设置 | 第41-43页 |
6.2 实验环境 | 第43页 |
6.3 执行效率 | 第43-44页 |
6.4 解空间搜索能力 | 第44-45页 |
6.5 设计空间探索 | 第45-46页 |
6.6 本章小结 | 第46-47页 |
7 总结与展望 | 第47-49页 |
7.1 总结 | 第47页 |
7.2 展望 | 第47-49页 |
致谢 | 第49-50页 |
参考文献 | 第50-55页 |
附录 | 第55页 |
A.作者在攻读硕士学位期间发表的论文 | 第55页 |
B.作者在攻读学位期间内参加的科研项目 | 第55页 |
C.作者在攻读学位期间所获奖励目录 | 第55页 |