非相似平台管理计算机的余度管理技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第1章 绪论 | 第9-15页 |
1.1 课题背景及研究的目的和意义 | 第9-11页 |
1.1.1 课题背景及相关概念介绍 | 第9-10页 |
1.1.2 课题研究的目的和意义 | 第10-11页 |
1.2 国内外研究的发展及现状分析 | 第11-14页 |
1.2.1 国外容错计算机研究现状 | 第11-12页 |
1.2.2 国内容错计算机研究现状 | 第12-14页 |
1.3 本文的主要研究内容及结构 | 第14-15页 |
第2章 非相似平台管理计算机总体设计 | 第15-25页 |
2.1 常规自监控两余度架构 | 第15-16页 |
2.2 平台管理计算机系统组成 | 第16-18页 |
2.3 平台管理计算机单板设计 | 第18-24页 |
2.3.1 中央处理器 | 第19-20页 |
2.3.2 Vx Works操作系统 | 第20-21页 |
2.3.3 交叉数据链(CCDL) | 第21-22页 |
2.3.4 内部总线 | 第22-24页 |
2.4 本章小结 | 第24-25页 |
第3章 余度管理策略研究 | 第25-36页 |
3.1 处理器余度管理 | 第25-34页 |
3.1.1 处理器余度管理策略 | 第25-27页 |
3.1.2 同步策略 | 第27-29页 |
3.1.3 模式迁移分析 | 第29-34页 |
3.2 功能模块余度管理策略 | 第34-35页 |
3.3 本章小节 | 第35-36页 |
第4章 余度管理技术设计与实现 | 第36-50页 |
4.1 平台FPGA设计 | 第36-39页 |
4.1.1 FPGA设计整体介绍 | 第36-37页 |
4.1.2 单板FPGA设计 | 第37-39页 |
4.2 平台软件设计 | 第39-47页 |
4.2.1 开机同步 | 第41-42页 |
4.2.2 四机握手与同步 | 第42-46页 |
4.2.3 状态表决与降级 | 第46-47页 |
4.3 总线切换设计 | 第47-49页 |
4.4 本章小结 | 第49-50页 |
第5章 测试结果与分析 | 第50-59页 |
5.1 同步结果 | 第50-51页 |
5.2 模式迁移实现 | 第51-57页 |
5.3 总线切换效果测试 | 第57-58页 |
5.4 本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-64页 |
攻读硕士学位期间发表的论文及其它成果 | 第64-66页 |
致谢 | 第66页 |