首页--工业技术论文--无线电电子学、电信技术论文--电子对抗(干扰及抗干扰)论文--干扰论文

稳健的导航抗干扰算法研究及实现

摘要第5-6页
abstract第6-7页
第一章 绪论第10-14页
    1.1 课题研究背景及意义第10-11页
    1.2 导航抗干扰技术研究的历史与现状第11-13页
    1.3 论文内容及安排第13-14页
第二章 导航抗干扰算法及数字多波束基础第14-25页
    2.1 阵列接收信号模型第14-15页
    2.2 导航抗干扰滤波结构第15-19页
        2.2.1 时域抗干扰滤波结构第16-17页
        2.2.2 空域抗干扰滤波结构第17-18页
        2.2.3 空时抗干扰滤波结构第18-19页
    2.3 数字多波束导航抗干扰算法第19-24页
        2.3.1 数字多波束的约束准则第20-21页
        2.3.2 数字波束的自适应波束形成算法第21-22页
        2.3.3 数字多波束仿真第22-24页
    2.4 本章总结第24-25页
第三章 基于功率倒置空时结构的零陷展宽算法第25-42页
    3.1 高动态运动模型概述第25-26页
    3.2 基于拉普拉斯分布的空时零陷展宽算法研究第26-28页
    3.3 基于高斯分布的空时零陷展宽算法研究第28-34页
    3.4 仿真实验及结论分析第34-41页
        3.4.1 两种不同分布的零陷展宽效果分析第34-35页
        3.4.2 不同阵元数对算法抗干扰性能的影响第35-36页
        3.4.3 不同快拍数对算法抗干扰性能的影响第36-37页
        3.4.4 不同干噪比对算法抗干扰性能的影响第37-38页
        3.4.5 不同时域抽头数对算法抗干扰性能的影响第38-39页
        3.4.6 不同失配角度对算法抗干扰性能的影响第39-41页
    3.5 本章总结第41-42页
第四章 基于数字多波束空时结构的零陷展宽第42-55页
    4.1 基于高斯分布的空时零陷展宽算法第42-45页
    4.2 基于拉普拉斯分布的空时零陷展宽算法第45-46页
    4.3 仿真实验及结论分析第46-53页
        4.3.1 两种不同分布的零陷展宽效果分析第46-47页
        4.3.2 不同阵元数对算法抗干扰性能的影响第47-48页
        4.3.3 不同快拍数对算法抗干扰性能的影响第48-49页
        4.3.4 不同输入干噪比对算法抗干扰性能的影响第49-50页
        4.3.5 不同时域抽头数对算法抗干扰性能的影响第50-51页
        4.3.6 不同失配角度对算法抗干扰性能的影响第51-53页
    4.4 本章小结第53-55页
第五章 基于FPGA的零陷展宽算法的实现第55-69页
    5.1 北斗导航抗干扰系统的整体方案第55-56页
    5.2 零陷展宽相关模块的实现方案第56-65页
        5.2.1 自相关矩阵的实现第57-61页
        5.2.2 协方差矩阵锥化的实现第61-65页
        5.2.3 资源消耗情况第65页
    5.3 抗干扰系统测试第65-68页
        5.3.1 外场实验平台第65-66页
        5.3.2 抗干扰测试第66-68页
    5.4 本章总结第68-69页
第六章 总结与展望第69-70页
致谢第70-71页
参考文献第71-74页
硕士期间取得的研究成果第74页

论文共74页,点击 下载论文
上一篇:极化阵列的参数估计与误差校正算法研究
下一篇:Krylov子空间信号检测方法及其实现技术研究