具有1553B监听功能的数据采集记录器研制
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-14页 |
1.1 课题来源及研究的目的及意义 | 第9页 |
1.2 关键技术的研究现状 | 第9-13页 |
1.2.1 数据采集系统的发展现状 | 第9-10页 |
1.2.2 1553B总线技术的发展现状 | 第10-11页 |
1.2.3 数据存储技术的发展现状 | 第11-13页 |
1.3 主要研究内容及论文结构 | 第13-14页 |
第2章 系统总体方案设计 | 第14-23页 |
2.1 系统设计要求 | 第14-15页 |
2.1.1 系统硬件设计要求 | 第14-15页 |
2.1.2 系统软件设计要求 | 第15页 |
2.2 系统硬件总体方案设计 | 第15-19页 |
2.2.1 系统设计原则 | 第15-16页 |
2.2.2 系统硬件组成 | 第16-18页 |
2.2.3 系统工作原理 | 第18-19页 |
2.3 系统软件总体方案设计 | 第19-22页 |
2.3.1 软件开发平台的选择 | 第19-20页 |
2.3.2 软件架构 | 第20-22页 |
2.4 本章小结 | 第22-23页 |
第3章 1553B监听卡的设计和实现 | 第23-42页 |
3.1 1553B监听卡硬件电路的设计 | 第23-27页 |
3.1.1 总体硬件电路设计 | 第23-24页 |
3.1.2 BU-61580及其配置电路设计 | 第24-25页 |
3.1.3 BU-61580管脚与寄存器介绍 | 第25-27页 |
3.2 1553B监听卡监听方法的选择 | 第27-34页 |
3.2.1 字监测模式 | 第27-29页 |
3.2.2 可选择的消息监测模式 | 第29-31页 |
3.2.3 监听方法的选择 | 第31-34页 |
3.3 1553B监听卡逻辑设计 | 第34-41页 |
3.3.1 总体逻辑设计 | 第34-35页 |
3.3.2 BU-61580控制逻辑设计 | 第35-40页 |
3.3.3 系统时间对齐模块设计 | 第40-41页 |
3.4 本章小结 | 第41-42页 |
第4章 Flash存储模块的实现 | 第42-63页 |
4.1 高速卡存储模块硬件设计 | 第42-44页 |
4.1.1 高速数据采集卡存储模块需求分析 | 第42页 |
4.1.2 高速数据采集卡硬件电路设计 | 第42-44页 |
4.2 Flash控制原理 | 第44-53页 |
4.2.1 Flash基本性能介绍 | 第44-47页 |
4.2.2 Flash异步操作接口 | 第47-48页 |
4.2.3 Flash逻辑读写时钟的选择 | 第48-49页 |
4.2.4 Flash基本命令定义 | 第49-53页 |
4.3 Flash存储模块逻辑设计 | 第53-61页 |
4.3.1 Flash模块总体逻辑设计 | 第53-54页 |
4.3.2 Flash初始化逻辑 | 第54-55页 |
4.3.3 坏块管理与ECC校验逻辑 | 第55-57页 |
4.3.4 Flash写逻辑 | 第57-60页 |
4.3.5 Flash读逻辑 | 第60-61页 |
4.4 本章小结 | 第61-63页 |
第5章 系统测试 | 第63-71页 |
5.1 1553B板卡测试 | 第63-66页 |
5.1.1 1553B总线数据误码测试 | 第63-64页 |
5.1.2 各板卡数据时间对齐测试 | 第64-66页 |
5.2 高速卡Flash存储模块测试 | 第66-69页 |
5.2.1 Flash写入速度测试 | 第66-67页 |
5.2.2 Flash读取速度测试 | 第67-68页 |
5.2.3 Flash误码测试 | 第68-69页 |
5.3 系统联调 | 第69-70页 |
5.4 本章小结 | 第70-71页 |
结论 | 第71-72页 |
参考文献 | 第72-76页 |
攻读学位期间发表的学术论文及其他成果 | 第76-78页 |
致谢 | 第78-79页 |