摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景 | 第10页 |
1.2 UHF RFID读写器芯片国内外发展现状 | 第10-13页 |
1.2.1 RFID射频识别技术简介 | 第10-12页 |
1.2.2 RFID读写器芯片国内外发展现状 | 第12-13页 |
1.3 研究内容和目的 | 第13页 |
1.4 论文结构安排 | 第13-14页 |
第二章 读写器芯片发送链路数字基带电路系统研究 | 第14-20页 |
2.1 UHF RFID标准研究 | 第14-16页 |
2.1.1 UHF RFID主流标准介绍 | 第14页 |
2.1.2 ISO/IEC 18000-6C标准分析 | 第14-16页 |
2.2 发送链路数字基带电路设计要求及指标 | 第16-17页 |
2.3 发送链路数字基带电路整体结构和方案 | 第17-19页 |
2.4 本章小结 | 第19-20页 |
第三章 发送链路数字基带电路关键模块的方案设计 | 第20-42页 |
3.1 控制状态机 | 第20页 |
3.2 PIE编码 | 第20-22页 |
3.3 CRC校验 | 第22页 |
3.4 升余弦滚降脉冲成型 | 第22-27页 |
3.4.1 升余弦滚降滤波器和脉冲成型 | 第22-25页 |
3.4.2 升余弦滚降滤波器参数的确定 | 第25-27页 |
3.5 希尔伯特滤波器 | 第27-30页 |
3.5.1 单边带调制原理 | 第27-28页 |
3.5.2 希尔伯特变换 | 第28-30页 |
3.6 频率校正 | 第30-39页 |
3.6.1 频率校正原理 | 第30-31页 |
3.6.2 频率校正设计方案 | 第31-36页 |
3.6.3 CORDIC算法 | 第36-39页 |
3.7 上采样 | 第39-41页 |
3.7.1 上采样基本原理 | 第39-40页 |
3.7.2 CIC滤波器 | 第40-41页 |
3.8 本章小结 | 第41-42页 |
第四章 发送链路数字基带电路关键模块的电路设计 | 第42-53页 |
4.1 控制状态机的电路设计 | 第42-44页 |
4.2 PIE编码模块的电路设计 | 第44-46页 |
4.3 CRC校验模块的电路设计 | 第46-48页 |
4.3.1 CRC-16校验电路 | 第46-47页 |
4.3.2 CRC-5 校验电路 | 第47-48页 |
4.4 升余弦滚降脉冲成型模块的电路设计 | 第48-50页 |
4.5 希尔伯特滤波器的电路设计 | 第50-51页 |
4.6 频率校正模块的电路设计 | 第51-52页 |
4.7 上采样模块的电路设计 | 第52页 |
4.8 本章小结 | 第52-53页 |
第五章 发送链路数字基带电路的仿真与验证 | 第53-65页 |
5.1 验证方案 | 第53-56页 |
5.1.1 功能仿真验证工具和平台 | 第54-55页 |
5.1.2 FPGA原型验证工具和平台 | 第55-56页 |
5.2 各关键电路的功能仿真和FPGA原型验证 | 第56-62页 |
5.2.1 控制状态机模块 | 第56页 |
5.2.2 PIE编码模块 | 第56-57页 |
5.2.3 CRC校验模块 | 第57-58页 |
5.2.4 脉冲成型模块 | 第58-59页 |
5.2.5 希尔伯特滤波器 | 第59-61页 |
5.2.6 频率校正模块 | 第61-62页 |
5.2.7 上采样模块 | 第62页 |
5.3 发送链路数字基带电路系统的功能仿真和FPGA原型验证 | 第62-64页 |
5.3.1 挂载Leon3 MCU之后的仿真验证 | 第63页 |
5.3.2 读写器发送链路数字电路与标签数字基带电路的联合验证 | 第63-64页 |
5.4 本章小结 | 第64-65页 |
第六章 发送链路数字基带电路的ASIC设计 | 第65-72页 |
6.1 发送链路数字基带电路的综合和时序分析 | 第65-68页 |
6.2 发送链路数字基带电路的物理设计 | 第68-71页 |
6.3 本章小结 | 第71-72页 |
第七章 总结与展望 | 第72-74页 |
7.1 论文总结 | 第72页 |
7.2 展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-77页 |